文本内容:
教学日历课程数字电路与逻辑设计专业年级:班号班学年度第二学期教师姓名制定日期年2月25日周次起止月日教学内容(讲课、习题课、实验课、设计等)课内学时课外学时备注第1周
3.
313.5课程简介
1、数字逻辑概论数字电路与数字信号数制二进制算术运算(含补码加减运算)码制二值逻辑变量与基本逻辑运算逻辑函数及其表示方法22第2周
3.
1013.
122、逻辑代数与硬件描述语言基础逻辑代数基本公式和规则逻辑函数表达式的形式逻辑函数代数化简法逻辑函数的卡诺图法化简法硬件描述语言VerilogHDL基础22第3周
3.
1713.
193、逻辑门电路(6学时)逻辑函数应用中的几个问题逻辑门电路简介基本CMOS逻辑门电路CMOS逻辑门电路的不同输出结构及参数类NMOS和BiCMOS逻辑门电路TTL逻辑门电路22第4周
3.
2413.26逻辑描述中的几个问题逻辑门电路使用中的几个实际问题用Verilog描述CMOS逻辑门电路
4、组合逻辑电路组合逻辑电路的分析组合逻辑电路的设计22第5周
3.
3114.2组合逻辑电路的竞争.冒险若干典型的组合逻辑电路编码器译码器/数据分配器数据选择器22第6周
4.
714.
94.
4.4数值比较器
4.
4.5算术运算电路组合逻辑可编程逻辑器件用Verilog描述组合逻辑电路
5、锁存器和触发器双稳态电路的基本特性22第7周
4.
1414.16SR锁存器D锁存器触发器的电路结构和工作原理触发器的逻辑功能用Verilog描述锁存器和触发器22第8周
4.
2114.
236、时序逻辑电路时序逻辑电路的基本概念时序逻辑电路的分析(同步)22第9周
4.
2814.30同步时序逻辑电路的设计异步时序逻辑电路的分析若干典型的时序逻辑电路22第10周
5.7(随堂测试组合逻辑及之前的内容)简单的时序可编程逻辑器件GAL用Verilog描述时序逻辑电路2五一放假第11周
5.
5.
12147、半导体存储器(4学时)
7.1只读存储器
7.2随机存取存储器22第12周
5.
1915.
218、CPLD和FPGA(4学时)复杂可编程逻辑器件(CPLD)现场可编程门阵列(FPGA)可编程逻辑器件开发过程22第13周
5.
2615.
289、脉冲波形的变换与产生(3学时)单稳态触发器施密特触发器多谐振荡器(随堂测试时序逻辑的内容,1学时)22第14周
6.
216.
410、数模与模数转换器D/A转换器A/D转换器(3种类型)总结复习答疑22。
个人认证
优秀文档
获得点赞 0