还剩12页未读,继续阅读
本资源只提供10页预览,全部文档请下载后查看!喜欢就下载吧,查找使用更方便
文本内容:
硬件工程师面试题集CDSP嵌入式系统,电子线路,通讯,微电子,半导体〕
1、下面是一些基本的数字电路知识问题,请简要答复之
(1)什么是Setup和Hold时间答Setup/HoldTime用于测试芯片对输入信号和时钟信号之间的时间要求建设时间(SetupTime)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间输入数据信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建设时间通常所说的SetupTimeo如不满足SetupTime这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器保持时间(HoldTime)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间如果HoldTime不够,数据同样不能被打入触发器
(2)什么是竞争与冒险现象若何判断若何消除答在组合逻辑电路中,由于门电路的输入信号经过的通路不尽一样,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险如果布尔式中有相反的信号则可能产生竞争和冒险现象解决方法一是添加布尔式的消去项,二是在芯片外部加电容
(3)请画出用D触发器实现2倍分频的逻辑电路答把D触发器的输出端加非门接到D端即可,如以以以下图所示
(4)什么是“线与”逻辑,要实现它,在硬件特性上有什么具体要求答线与逻辑是两个或多个输出信号相连可以实现与的功能在硬件上,要用0C门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏0C门,应在0C门输出端接一上拉电阻(线或则是下拉电阻)
(5)什么是同步逻辑和异步逻辑同步电路与异步电路有何区别答同步逻辑是时钟之间有固定的因果关系异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开场〃和“完成〃信号使之同步异步电路具有以下优点无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性
(7)你知道那些常用逻辑电平TTL与COMS电平可以直接互连吗答:常用的电平标准,低速的有RS
232、RS
485、RS
422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL等一般说来,CMOS电平比TTL电平有着更高的噪声容限如果不考虑速度和性能,一般TTL与CMOS器件可以互换但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL电路需要下一级的输入阻抗作为负载才能正常工作
(6)请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)典型输入设备与微机接口的逻辑示意图如下
2、你所知道的可编程逻辑器件有哪些答ROM(只读存储器)、PLA(可编程逻辑阵列)、FPLA(现场可编程逻辑阵列)、PAL(可编程阵列逻辑)GAL(通用阵列逻辑),EPLD(可擦除的可编程逻辑器件)、FPGA(现场可编程门阵列)、CPLD(复杂可编程逻辑器件)等,其中ROM、FPLA、PAL、GAL、EPLD是出现较早的可编程逻辑器件,而FPGA和CPLD是当今最流行的两类可编程逻辑器件FPGAFIR滤波器设计仅有计算机程序可资利用,因而要借助于计算机6IIR滤波器主要是设计规格化的、频率特性为分段常数的标准低通、高通、带通、带阻、全通滤波器FIR滤波器则要灵活得多
54、冒泡排序的原理冒泡排序BubbleSort的基本概念是依次对比相邻的两个数,将小数放在前面,大数放在后面即首先对比第1个和第2个数,将小数放前,大数放后然后对比第2个数和第3个数,将小数放前,大数放后,如此继续,直至对比最后两个数,将小数放前,大数放后重复以上过程,仍从第一对数开场对比因为可能由于第2个数和第3个数的交换使得第1个数不再小于第2个数,将小数放前,大数放后,一直对比到最大数前的一对相邻数,将小数放前,大数放后,第二趟完毕,在倒数第二个数中得到一个新的最大数如此下去,直至最终完成排序由于在排序过程中总是小数往前放,大数往后放,相当于气泡往上升,所以称作冒泡排序
55、操作系统的功能操作系统是管理系统资源、控制程序执行,改善人机界面,提供各种服务,合理组织计算机工作流程和为用户使用计算机提供良好运行环境的一种系统软件资源管理是操作系统的一项主要任务,而控制程序执行、扩大机器功能、提供各种服务、方便用户使用、组织工作流程、改善人机界面等等都可以从资源管理的角度去理解下面从资源管理的观点来看操作系统具有的几个主要功能1处理机管理处理机管理的第一项工作是处理中断事件硬件只能发现中断事件,捕捉它并产生中断信号,但不能进展处理.,配置了操作系统,就能对中断事件进行处理处理机管理的第二项工作是处理器调度处理器是计算机系统中一种稀有和宝贵的资源,应该最大限度地提高处理器的利用率2存储管理存储管理的主要任务是管理存储器资源,为多道程序运行提供有力的支撑,便于用户使用存储资源,提高存储空间的利用率3设备管理设备管理的主要任务是管理各类外围设备,完成用户提出的I/O请求,加快I/O信息的传送速度,发挥I/O设备的并行性,提高I/O设备的利用率,以及提供每种设备的设备驱动程序和中断处理程序,为用户隐蔽硬件细节,提供方便简单的设备使用方法4文件管理文件管理是针对系统中的信息资源的管理在现代计算机中,通常把程序和数据以文件形式存储在外存储器又叫辅存储器上,供用户使用,这样,外存储器上保存了大量文件,对这些文件如不能采取良好的管理方式,就会导致混乱或破坏,造成严重后果为此,在操作系统中配置了文件管理,它的主要任务是对用户文件和系统文件进展有效管理,实现按名存取;实现文件的共享、保护和保密,保证文件的安全性;并提供应用户一整套能方便使用文件的操作和命令5网络与通信管理
56、IC设计中同步复位与异步复位的区别同步复位在时钟沿才复位信号,完成复位动作异步复位不管时钟,只要复位信号满足条件,就完成复位动作异步复位对复位信号要求对比高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态
57、Moore与Mealy状态机的特征答Moore状态机的输出仅与当前状态值有关,且只在时钟边沿到来时才会有状态变化.Mealy状态机的输出不仅与当前状态值有关,而且与当前输入值有关
58、时钟周期为T触发器D1的建设时间最大为Tlmax最小为Timin组合逻辑电路最大延迟为T2max最小为T2min问触发器D2的建设时间T3和保持时间T4应满足什么条件首先说下建设时间和保持时间的定义建设时间setuptime是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建设时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间holdtime是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间,如果保持时间不够,数据同样不能被打入触发器Tffpd触发器的输出响应时间,也就是触发器的输出在elk时钟上升沿到来后多长的时间内发生变化并且稳定,也可以理解为触发器的输出延时Tcomb触发器的输出经过组合逻辑所需要的时间,也就是题目中的组合逻辑延迟Tsetup建设时间Thold保持时间Tclk时钟周期建设时间容限相当于保护时间,这里要求建设时间容限大于等于Oo保持时间容限保持时间容限也要求大于等于Oo关于保持时间的理解就是,在触发器D2的输入信号还处在保持时间的时候,如果触发器D1的输出已经通过组合逻辑到达D2的输入端的话,将会破坏D2本来应该保持的数据
59、给出某个一般时序电路的图,有TsetupTdelay、Tck-q还有clock的delay写出决定最大时钟的因素,同时给出表达式T+TclkdealyTsetup+Tco+Tdelay;TholdTclkdelay+Tco+Tdelay;
60、说说静态、动态时序模拟的优缺点静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建设和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进展全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题
61、画出CMOS电路的晶体管级电路图,实现Y=A*B+CD+E此类题目都可以采用一种做法,首先将表达式全部用与非门和非门表示,然后将用CMOS电路实现的非门和与非门代入即可非门既可以单独实现,也可以用与非门实现将两输入端接在一起即可以以以下图a和b分别为用CMOS实现的非门和与非门a非门b与非门
62、利用4选1数据选择器实现Fxyz=xz+yz
63、A、B、C、D、E进展投票,多数服从少数,输出是F也就是如果A、B、C、D、E中1的个数比0多,那么F输出为1否则F为0用与非门实现,输入数目没有限制记A赞成时A=l反对时A=0;B赞成时A=l反对时B=0;C、D、E亦是如此由于共5人投票且少数服从多数,因此只要有三人投赞成票即可,其他人的投票结果并不需要考虑基于以上分析,以以以下图给出用与非门实现的电路
64、用逻辑门画出D触发器
65、简述latch和filp-flop的异同此题即问锁存器与触发器的异同触发器能够存储一位二值信号的基本单元电路统称为“触发器〃锁存器一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据这样所构成的能一次传送或存储多位数据的电路就称为“锁存器〃
66、LATCH和DFF的概念和区别此题即问D锁存器与D触发器的概念与区别D触发器是指由时钟边沿触发的存储器单元,锁存器指一个由信号而不是时钟控制的电平敏感的设备锁存器通过锁存信号控制,不锁存数据时,输出端的信号随输入信号变化,就像信号通过缓冲器一样,一旦锁存信号起锁存作用,则数据被锁住,输入信号不起作用67latch与register的区别,为什么现在多用registero行为级描述中latch若何产生的latch是电平触发,register是边沿触发,register在同一时钟边沿触发下动作,符合同步电路的设计思想,而latch则属于异步电路设计,往往会导致时序分析困难,不适当的应用latch则会大量浪费芯片资源
68、Howmanyflip-flopcircuitsareneededtodivideby16Intel69^用filp-flop和logic-gate设idk个1位加法器,输入carryin和current-stage输出carryout和next-stage.考设计具有输入输出缓冲功能的加法器,这样理解的话,题目做起来很简单,只要将输入和输出各加一个触发器作为数据锁存器即可,也就是需要4个触发器加法功能完全由门电路实现
70、实现N位JohnsonCounterN=5首先给大家解释下JohnsonCounterJohnsonCounter即约翰逊计数器,又称扭环形计数器,是移位存放器型计数器的一种由于环形计数器的电路状态利用率较低,为了在不改变移位存放器内部构造的条件下提高环形计数器的电路状态利用率,只能从改变反响逻辑电路上想方法事实上任何一种移位存放器型计数器的构造都可表示为如以以以下图所示的一般形式其中反响逻辑电路的函数表达式可写成
71、Cache的主要作用是什么,它与Buffer有何区别,DSPCache即是高速缓冲存储器,Cache是一个高速小容量的临时存储器,可以用高速的静态存储器芯片实现,或者集成到CPU芯片内部,存储CPU最经常访问的指令或者操作数据Buffer与Cache操作的对象不一样Buffer缓冲是为了提高内存和硬盘或其他I/O设备之间的数据交换的速度而设计的Cache缓存是为了提高cpu和内存之间的数据交换速度而设计,也就是平常见到的一级缓存、二级缓存、三级缓存等嵌入式DSP处理器EmbeddedDigitalSignalProcessorEDSP对系统构造和指令进展了特殊设计,使其适合于执行DSP算法,编译效率较高,指令执行速度也较高在数字滤波、FFT、谱分析等方面DSP算法正在大量进入嵌入式领域,DSP应用正从在通用单片机中以普通指令实现DSP功能,过渡到采用嵌入式DSP处理器嵌入式DSP处理器有两个开展来源,一是DSP处理器经过单片化、EMC改造、增加片上外设成为嵌入式DSP处理器,TI的TMS320C2000/C5000等属于此范畴;二是在通用单片机或SOC中增加DSP协处理器,例如Intel的MCS-296和InfineonSiemens的TriCoreo
72、DSP和通用处理器在构造上有什么不同与通用处理器相比,DSP属于专用处理器,它是为了实现实时数字信号处理而专门设计的在构造上,DSP一般采用哈佛构造,即数据缓存和指令缓存相分开DSP有专门的乘加指令,一次乘加只需一个指令周期即可完成、而通用处理器中的乘法一般使用加法实现的,一次乘法需要消耗较多的指令周期
73、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢这里选择用十六进制计数器74LS161实现,原理很简单用74LS161实现NN16进制计数器,只需当计数器从0000增加到N-1时让74LS161清零即可对于7进制,当增加到60110时将计数器清零即可下面简单介绍下74LS161以以以下图为74LS161的原理图管脚说明A、B、C、D数据输入端QA、QB、QC、QD数据输出端RCO进位输出端CLRN异步清零端,低电平有效LDN同步并行置入控制端,低电平有效ENT、ENP计数控制端,高电平有效以以以下图为用74LS161设计的可预置初值的7进制循环计数器,D3D2D1D0为预置数输入端如果想设计15进制,只要在QDQCQBQA=1110时将CLRN置低即可
74、BLOCKING和NONBLOCKING赋值的区另!非阻塞赋值块内的赋值语句同时赋值,一般用在时序电路描述中;阻塞赋值完成该赋值语句后才能做下一句的操作,一般用在组合逻辑描述
75、PCI总线的含义是什么,PCI总线的主要特点是什么PCI的英文全称为PeripheralComponentInterconnect即外部设备互联总线,是于1993年推出的PC局部总线标准PCI总线可以分为32位总线和64位总线两种,一般PC机使用32位PCI总线,服务器和高级工作站都带有64位PCI总线PCI总线的主要特点是传输速度高,目前可实现66M的工作频率,在64位总线宽度下可到达突发CBurst传输速率264MB/S是通常ISA总线的300倍,可以满足大吞吐量的外设的需求
76、PleasedrawschematicofacommonSRAMcellwith6transistorspointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol
77、有一个LDO芯片将用于对手机供电,需要你对它进展评估,你将若何设计你的测试工程LDO为低压差线性稳压器,这里将其用于对手机供电需要评估的指标主要有两个LDO的供电电流和供电电压、LDO的输出电压噪声抑制比由于手机是电池供电,因此测试该LDO芯片是最好选用锂电池给芯片供电供电电流与供电电压的测试选择一台具有存储功能的示波器,在对应测试点测试芯片的输出电压和输出电流(可能需要用数字万用表测),观察结果看起输出电压与输出电流是否满足手机的正常工作要求输出电压噪声抑制比这个也许需要更准确的仪器去测了,我不是很懂,希望大家指教芯片性能的测试需要长时间测试,而且需要在不同环境下测试,如改变温度、湿度,或者在移动条件下测试此外,还要测试输入电压发生变化时输出电压和输出电流的变化
78、画出由运放构成加法、减法、微分、积分运算的电路原理图并画出一个晶体管级的运放电路
79、用运算放大器组成一个10倍的放大器
80、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间
81、你知道那些常用逻辑电平TTL与COMS电平可以直接互连吗常用逻辑电平12V5V
3.3V;TTL和CMOS不可以直接互连,由于TTL是在
0.3-
3.6V之间,而CMOS则是有在12V的有在5V的CMOS输出接到TTL是可以直接互连TTL接CMOS需要在输出端口加一上拉电阻接到5V或者12Vo
82、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等
83、用卡诺图写出逻辑表达式
84、化简F(ABCD)=m(l345101112131415)的和
85、画出NOTNANDNOR的符号,真值表,还有transistorlevel的电路86画出CMOS的图,画出tow-to-onemuxgate87用一个二选一mux和一个inv实现异或
88、画出Y=A*B+C的emos电路图
89、用逻辑们和emos电路实现ab+cd90画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)
91、画出DFF的构造图,用verilog实现之
92、画出一种CMOS的D锁存器的电路图和幅员
93、什么是NMOS、PMOS、CMOS什么是增强型、耗尽型什么是PNP、NPN他们有什么差异
94、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求
95、画出CMOS晶体管的CROSS-OVER图给出所有可能的传输特性和转移特(Infineon笔试试题)
96、写出N阱CMOS的process流程并画出剖面图
97、画p-bulk的nmos截面图
98、寄生效应在ic设计中若何加以抑制和利用99unix命令是基于查找表构造的,而CPLD是基于乘积项构造的
3、用VHDL或VERILOG、ABLE描述8位D触发器逻辑
4、请简述用EDA软件(如PROTEL)进展设计(包括原理图和PCB图)到调试出样机的整个过程,在各环节应注意哪些问题答完成一个电子电路设计方案的整个过程大致可分
(1)原理图设计
(2)PCB设计
(3)投板⑷元器件焊接⑸模块化调试
(6)整机调试注意问题如下⑴原理图设计阶段注意适当参加旁路电容与去耦电容;注意适当参加测试点和0欧电阻以方便调试时测试用;注意适当参加0欧电阻、电感和磁珠以实现抗干扰和阻抗匹配;
(2)PCB设计阶段自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接;FM局部走线要尽量短而粗,电源和地线也要尽可能粗;旁路电容、晶振要尽量靠近芯片对应管脚;注意美观与使用方便;
(3)投板说明自己需要的工艺以及对制板的要求;
(4)元器件焊接防止出现芯片焊错位置,管脚不对应;防止出现虚焊、漏焊、搭焊等;
(5)模块化调试先调试电源模块,然后调试控制模块,然后再调试其它模块;上电时动作要迅速,发现不会出现短路时在彻底接通电源;调试一个模块时适当隔离其它模块;各模块的技术指标一定要大于客户的要求;
(6)整机调试如提高灵敏度等问题
5、基尔霍夫定理KCL电路中的任意节点,任意时刻流入该节点的电流等于流出该节点的电流〔KVL同理)
6、描述反响电路的概念,列举他们的应用反响是将放大器输出信号(电压或电流)的一局部或全部,回收到放大器输入端与输入信号进展对比(相加或相减),并用对比所得的有效输入信号去控制输出,负反响可以用来稳定输出信号或者增益,也可以扩展通频带,特别适合于自动控制系统正反响可以形成振荡,适合振荡电路和波形发生电路
7、负反响种类及其优点电压并联反响,电流串联反响,电压串联反响和电流并联反响降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展,放大器的通频带,自动调节作用
8、放大电路的频率补偿的目的是什么,有哪些方法频率补偿是为了改变频率特性,减小时钟和相位差,使输入输出频率同步相位补偿通常是改善稳定裕度,相位补偿与频率补偿的目标有时是矛盾的不同的电路或者说不同的元器件对不同频率的放大倍数是不一样的,如果输入信号不是单一频率,就会造成高频放大的倍数大,低频放大的倍数小,结果输出的波形就产生了失真放大电路中频率补偿的目的一是改善放大电路的高频特性,而是抑制由于引入负反响而可能出现自激振荡现象,使放大器能够稳定工作在放大电路中,由于晶体管结电容的存在常常会使放大电路频率响应的高频段不理想,为了解决这一问题,常用的方法就是在电路中引入负反响然后,负反响的引入又引入了新的问题,那就是负反响电路会出现自激振荡现象,所以为了使放大电路能够正常稳定工作,必须对放大电路进展频率补偿频率补偿的方法可以分为超前补偿和滞后补偿,主要是通过接入一些阻容元件来改变放大电路的开环增益在高频段的相频特性,目前使用最多的就是锁相环
9、有源滤波器和无源滤波器的区别无源滤波器这种电路主要有无源元件R、L和C组成;有源滤波器集成运放和R、C组成,具有不用电感、体积小、重量轻等优点集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高
10、名词解释SRAM、SSRAM、SDRAM、压控振荡器VCOSRAM静态RAM;DRAM动态RAM;SSRAM SynchronousStaticRandomAccessMemory同步静态随机访问存储器,它的一种类型的SRAMSSRAM的所有访问都在时钟的上升/下降沿启动地址、数据输入和其它控制信号均与时钟信号相关这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制SDRAM SynchronousDRAM同步动态随机存储器11名词解释IRQ、BIOS、USB、VHDLSDRO⑴IRQ中断请求2BIOS BIOS是英文BasicInputOutputSystem”的缩略语直译过来后中文名称就是”基本输入输出系统二其实,它是一组固化到计算机内主板上一个ROM芯片上的程序,它保存着计算机最重要的基本输入输出的程序、系统设置信息、开机后自检程序和系统自启动程序其主要功能是为计算机提供最底层的、最直接的硬件设置和控制⑶USB USB是英文UniversalSerialBUS〔通用串行总线的缩写,而其中文简称为“通串线,是一个外部总线标准,用于标准电脑与外部设备的连接和通讯VHDL VHDL的英文全写是VHSICVeryHighSpeedIntegratedCircuit^HardwareDescriptionLanguage.翻译成中文就是超高速集成电路硬件描述语言主要用于描述数字系统的构造、行为、功能和接口SDR软件无线电,一种无线电播送通信技术,它基于软件定义的无线通信协议而非通过硬连线实现换言之,频带、空中接口协议和功能可通过软件下载和更新来升级,而不用完全更换硬件SDR针对构建多模式、多频和多功能无线通信设备的问题提供有效而安全的解决方案
12、单片机上电后没有运转,首先要检查什么首先应该确认电源电压是否正常用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5Vo接下来就是检查复位引脚电压是否正常分别测量按下复位按钮和放开复位按钮的电压值,看是否正确然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10〃档另一个方法是测量复位状态下的10口电平,按住复位键不放,然后测量10口没接外部上拉的P0口除外的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振另外还要注意的地方是,如果使用片内ROM的话大局部情况下如此,现在已经很少有用外部扩ROM的了,一定要将EA引脚拉高,否则会出现程序乱跑的情况有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故当然,晶振没起振也是原因只一经过上面儿点的检查,一般即可排除故障了如果系统不稳定的话,有时是因为电源滤波不好导致的在单片机的电源引脚跟地引脚之间接上一个
0.1uF的电容会有所改善如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)
13、最基本的三极管曲线特性答三极管的曲线特性即指三极管的伏安特性曲线,包括输入特性曲线和输出特性曲线输入特性是指三极管输入回路中,加在基极和发射极的电压VBE与由它所产生的基极电流IB之间的关系输出特性通常是指在一定的基极电流IB控制下,三极管的集电极与发射极之间的电压VCE同集电极电流IC的关系图
(1)典型输入特性曲线图
(2)典型输出特性曲线图
(3)直、交流负载线,功耗线
14、什么是频率响应,若何才算是稳定的频率响应,简述改变频率响应曲线的几个方法答这里仅对放大电路的频率响应进展说明在放大电路中,由于电抗元件(如电容、电感线圈等)及晶体管极间电容的存在,当输入信号的频率过低或过高时,放大电路的放大倍数的数值均会降低,而且还将产生相位超前或之后现象也就是说,放大电路的放大倍数(或者称为增益)和输入信号频率是一种函数关系,我们就把这种函数关系成为放大电路的频率响应或频率特性放大电路的频率响应可以用幅频特性曲线和相频特性曲线来描述,如果一个放大电路的幅频特性曲线是一条平行于x轴的直线(或在关心的频率范围内平行于X轴),而相频特性曲线是一条通过原点的直线(或在关心的频率范围是条通过原点的直线)那么该频率响应就是稳定的改变频率响应的方法主要有
(1)改变放大电路的元器件参数;
(2)引入新的元器件来改善现有放大电路的频率响应;
(3)在原有放大电路上串联新的放大电路构成多级放大电路
15、给出一个差分运放,若何进展相位补偿,并画补偿后的波特图答随着工作频率的升高,放大器会产生附加相移,可能使负反响变成正反响而引起自激进展相位补偿可以消除高频自激相位补偿的原理是在具有高放大倍数的中间级,利用一小电容C(几十〜几百微微法)构成电压并联负反响电路可以使用电容校正、RC校正分别对相频特性和幅频特性进展修改波特图就是在画放大电路的频率特性曲线时使用对数坐标波特图由对数幅频特性和对数相频特性两局部组成,它们的横轴采用对数刻度lgf幅频特性的纵轴采用lg|Au|表示,单位为dB;相频特性的纵轴仍用6表示
16、基本放大电路的种类及优缺点,广泛采用差分构造的原因基本放大电路按其接法分为共基、共射、共集放大电路共射放大电路既能放大电流又能放大电压,输入电阻在三种电路中居中,输出电阻较大,频带较窄共基放大电路只能放大电压不能放大电流,输入电阻小,电压放大倍数和输出电阻与共射放大电路相当,频率特性是三种接法中最好的电路常用于宽频带放大电路共集放大电路只能放大电流不能放大电压,是三种接法中输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点常用于电压大电路的输入级和输出级,在功率放大电路中也常采用射极输出的形式广泛采用差分构造的原因是差分构造可以抑制温度漂移现象
17、给出一差分电路,其输出电压Y+和丫・,求共模分量和差模分量设共模分量是Yc差模分量是Yd则可知其输Y+=Yc+YdY-=Yc-Yd可得Yc=(Y++Y-)/2Yd=(Y+-Y-)/
218、画出一个晶体管级的运放电路,说明原理以以以下图⑶给出了单极性集成运放C14573的电路原理图,图(b)为其放大电路局部图aC14573电路原理图图bC14573的放大电路局部图a中TlT2和T7管构成多路电流源,为放大电路提供静态偏置电流,把偏置电路简化后,就可得到图b所示的放大电路局部第一级是以P沟道管T3和T4为放大管、以N沟道管T5和T6管构成的电流源为有源负载,采用共源形式的双端输入、单端输出差分放大电路由于第二级电路从T8的栅极输入,其输入电阻非常大,所以使第一级具有很强的电压放大能力第二级是共源放大电路,以N沟道管T8为放大管,漏极带有源负载,因此也具有很强的电压放大能力但其输出电阻很大,因而带负载能力较差电容C起相位补偿作用
19、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,求这两种电路输出电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器当RC«T时,给出输入电压波形图,绘制两种电路的输出波形图答当输出电压为C上电压时电路的频率响应为从电路的频率响应不难看出输出电压加在C上的为低通滤波器,输出电压加在R上的为高通滤波器,RC«T说明信号的频率远远小于滤波器的中心频率,所以对于第二个电路基本上无输出,第一个电路的输出波形与输入波形基本一样
20、选择电阻时要考虑什么主要考虑电阻的封装、功率、精度、阻值和耐压值等
21、在CMOS电路中,要有一个单管作为开关管准确传递模拟低电平,这个单管你会用P管还是N管,为什么答用N管N管传递低电平,P管传递高电平N管的阈值电压为正,P管的阈值电压为负在N管栅极加VDD在漏极加VDD那么源级的输出电压范围为0到VDD-Vth因为N管的导通条件是VgsVth当输出到达VDD-Vth时管子已经关断了所以当栅压为VDD时,源级的最高输出电压只能为VDD-Vtho这叫阈值损失N管的输出要比栅压损失一个阈值电压因此不宜用N管传输高电平P管的输出也会比栅压损失一个阈值同理栅压为时,P管源级的输出电压范围为VDD至UIVthI因此不宜用P管传递低电平
22、画电流偏置的产生电路,并解释基本的偏置电流产生电路包括镜像电流源、比例电流源和微电流源三种下面以镜像电流源电路为例进展说明
23、画出施密特电路,求回差电压答以以以下图是用CMOS反相器构成的施密特电路RR因此回差电压为72/
224、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图答主要有两种基本类型电容三点式电路和电感三点式电路以以以下图中a和b分别给出了其原理电路及其等效电路a电容三点式振荡电路b电感三点式振荡电路
25、DAC和ADC的实现各有哪些方法实现DAC转换的方法有权电阻网络D/A转换,倒梯形网络D/A转换,权电流网络D/A转换、权电容网络D/A转换以及开关树形D/A转换等实现ADC转换的方法有并联对比型A/D转换,反响对比型A/D转换,双积分型A/D转换和V-F变换型A/D转换
26、A/D电路组成、工作原理A/D电路由取样、量化和编码三局部组成,由于模拟信号在时间上是连续信号而数字信号在时间上是离散信号,因此A/D转换的第一步就是要按照奈奎斯特采样定律对模拟信号进展采样又由于数字信号在数值上也是不连续的,也就是说数字信号的取值只有有限个数值,因此需要对采样后的数据尽量量化,使其量化到有效电平上,编码就是对量化后的数值进展多进制到二进制二进制的转换
27、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大和载流子有关,P管是空穴导电,N管电子导电,电子的迁移率大于空穴,同样的电场下,N管的电流大于P管,因此要增大P管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、上下电平的噪声容限一样、充电和放电是时间相等
28、锁相环有哪几局部组成?锁相环路是一种反响控制电路,简称锁相环(PLL)锁相环的特点是利用外部输入的参考信号控制环路内部振荡信号的频率和相位因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来锁相环通常由鉴相器[PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成锁相环中的鉴相器又称为相位对比器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压,对振荡器输出信号的频率实施控制
29、用逻辑门和COMS电路实现AB+CD这里使用与非门实现(a)用逻辑门实现(b)用CMOS电路组成的与非门图(a)给出了用与非门实现AB+CD图(b)给出了用CMOS电路组成的与非门,将图(b)代入图(a)即可得到用CMOS电路实现AB+CD的电路30>用一个二选一mux和一个inv实现异或假设输入信号为A、B输出信号为Y=AB+AB则用一个二选一mux和一个inv实现异或的电路如以以以下图所示
31、给了reg的Setup和Hold时间,求中间组合逻辑的Delay范围假设时钟周期为Tclkreg的Setup和Hold时间分别记为Setup和Hold则有
32、若何解决亚稳态亚稳态是指触发器无法在某个规定时间段内到达一个可确认的状态当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上在亚稳态期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去解决方法主要有
(1)降低系统时钟;
(2)用反响更快的FF;
(3)引入同步机制,防止亚稳态传播;
(4)改善时钟质量,用边沿变化快速的时钟信号;
(5)使用工艺好、时钟周期裕量大的器件
33、集成电路前端设计流程,写出相关的工具集成电路的前端设计主要是指设计IC过程的逻辑设计、功能仿真,而后端设计则是指设计IC过程中的幅员设计、制板流片前端设计主要负责逻辑实现,通常是使用verilog/VHDL之类语言,进展行为级的描述而后端设计,主要负责将前端的设计变成真正的schematiclayout流片,量产集成电路前端设计流程可以分为以下几个步骤
(1)设计说明书;
(2)行为级描述及仿真;
(3)RTL级描述及仿真;
(4)前端功能仿真硬件语言输入工具有SUMMITVISUALHDLMENTOR和RENIOR等;图形输入工具有:Composer(cadence)Viewlogic(viewdraw)等;数字电路仿真工具有Verolog CADENCE、Verolig-XLSYNOPSYS、VCS、MENTORModle-simVHDL CADENCENC-vhdKSYNOPSYS、VSS、MENTOR、Modle-sim模拟电路仿真工具HSpicePspice
34、是否接触过自动布局布线,请说出一两种工具软件,自动布局布线需要哪些基本元素Protel99seORcadAllegroPads2007powerpcb焊盘阻焊层丝印层互联线注意模拟和数字分区域放置敏感元件应尽量防止噪声干扰信号完整性电源去耦
35、描述你对集成电路工艺的认识集成电路是采用半导体制作工艺,在一块较小的单晶硅片上制作上许多晶体管及电阻器、电容器等元器件,并按照多层布线或遂道布线的方法将元器件组合成完整的电子电路
(一)按功能构造分类模拟集成电路和数字集成电路
(二)按制作工艺分类厚膜集成电路和薄膜集成电路
(三)按集成度上下分类小规模集成电路、中规模集成电路、大规模集成电路和超大规模集成电路
(四)按导电类型不同分类双极型集成电路和单极型集成电路双极型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL、ECL、HTL、LST-TL、STTL等类型单极型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路,代表集成电路有CMOS、NMOS、PMOS等类型
36、列举几种集成电路典型工艺,工艺上常提到
0.25Q18指的是什么制造工艺我们经常说的
0.18微米、
0.13微米制程,就是指制造工艺了制造工艺直接关系到cpu的电气性能,而
0.18微米、
0.13微米这个尺度就是指的是cpu核心中线路的宽度MOS管是指栅长
37、请描述一下国内的工艺现状
38、半导体工艺中,掺杂有哪几种方式
39、描述CMOS电路中闩锁效应产生的过程及最后的结果Latch-up闩锁效应,又称寄生PNPN效应或可控硅整流器(SCRSiliconControlledRectifier)效应在整体硅的CMOS管下,不同极性搀杂的区域间都会构成P-N结,而两个靠近的反方向的P-N结就构成了一个双极型的晶体三极管因此CMOS管的下面会构成多个三极管这些三极管自身就可能构成一个电路这就是MOS管的寄生三极管效应如果电路偶尔中出现了能够使三极管开通的条件,这个寄生的电路就会极大的影响正常电路的运作,会使原本的MOS电路承受比正常工作大得多的电流,可能使电路迅速的烧毁Latch-up状态下器件在电源与地之间形成短路,造成大电流、EOS(电过载)和器件损坏
40、解释latch-up现象和Antennaeffect和其预防措施.
41、什么叫窄沟效应当JFET或MESFET沟道较短,lum的情况下,这样的器件沟道内电场很高,载流子民饱合速度通过沟道,因而器件的工作速度得以提高,载流子漂移速度,通常用分段来描述,认为电场小于某一临界电场时,漂移速度与近似与电场强成正比,迁移率是常数,当电场高于临界时,速度饱和是常数所以在短沟道中,速度是饱和的,漏极电流方程也发生了变化这种由有况下饱和电流不是由于沟道夹断引起的而是由于速度饱和
42、用波形表示D触发器的功能以电平触发为例进展说明,D触发器的功能描述如下当时钟信号为低电平时,触发器不工作,处于维持状态当时钟信号为高电平时,D触发器的功能为假设D=0则触发器次态为0;假设D=l则触发器次态为k以以以下图以波形形式来描述D触发器的功能
43、用传输门和倒向器组成的边沿D触发器如以以以下图
44、画状态机,承受
1、
2、5分人民币的卖报机,每份报纸5分人民币取投币信号为输入逻辑变量,投入一枚5分硬币是用A=1表示,未投入时用A=0表示;投入一枚2分硬币是用B=1表示,未投入时用B=0表示;投入一枚1分硬币是用C=1表示,未投入时用C=0表示由于每次最多只能投入一枚硬币,因此除了ABC=000ABC=
001、ABC=010和ABC=100四种状态为合法状态,其它四种状态为非法状态假设投入3个2分硬币或者投入4个1分硬币和1个2分硬币后,卖报机在给出报纸的同时会找会1个1分硬币这是输出变量有两个,分别用Y和Z表示给出报纸时Y=l不给时Y=0;找回1个1分硬币时Z=l不找时Z=0o同时假定未投币时卖报机的初始状态为S0从开场到当前时刻共投入的硬币面值为1分记为S1为2分时记为S2为3分记为S3为4分时记为S4o由上面的分析可以画出该状态机的状态转换表,如下表所示方便起见,这里给出输入变量为非法状态时的转换表状态图如下所示
45、用与非门等设计全加法器设加数为A和B低位进位为C和为Sum进位位为Cout则用与非门设计的全加器如以以以下图如果非门也用与非门实现的话,只需将与非门的两个输入端连接,置换到非门即可
46、RS232c高电平脉冲对应的TTL逻辑是首先解释一下什么是正逻辑和负逻辑正逻辑用高电平表示逻辑1用低电平表示逻辑0o负逻辑用低电平表示逻辑1用高电平表示逻辑0o在数字系统的逻辑设计中,假设采用NPN晶体管和NMOS管,电源电压是正值,一般采用正逻辑假设采用的是PNP管和PMOS管,电源电压为负值,则采用负逻辑比较方便除非特别说明,一般电路都是采用正逻辑对于RS232C的数据线,逻辑1MARK=-3V〜-15V;逻辑0SPACE=+3〜+15V因此对应的TTL逻辑为负逻辑
47、VCO是什么,什么参数压控振荡器?VCO即压控振荡器,在通信系统电路中,压控振荡器VCO是其关键部件,特别是在锁相环电路、时钟恢复电路和频率综合器等电路中VCO的性能指标主要包括频率调谐范围,输出功率,长期及短期频率稳定度,相位噪声,频谱纯度,电调速度,推频系数,频率牵引等
48、什么耐奎斯特定律,若何由模拟信号转为数字信号
49、用D触发器做个4进制的计数器由于是4进制计数器,因此只需两个D触发器即可,记进位输出为Cout时钟信号为CLK则利用D触发器和门电路组成的4进制计数器如以以以下图
50、锁存器、触发器、存放器三者的区别触发器能够存储一位二值信号的基本单元电路统称为“触发器〃锁存器一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据这样所构成的能一次传送或存储多位数据的电路就称为“锁存器〃存放器在实际的数字系统中,通常把能够用来存储一组二进制代码的同步时序逻辑电路称为存放器由于触发器内有记忆功能,因此利用触发器可以方便地构成存放器由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储n位二进制码的存放器区别从存放数据的角度来年,存放器和锁存器的功能是一样的,它们的区别在于存放器是同步时钟控制,而锁存器是电位信号控制可见,存放器和锁存器具有不同的应用场合,取决于控制方式以及控制信号和数据信号之间的时间关系假设数据信号有效一定滞后于控制信号有效,则只能使用锁存器;假设数据信号提前于控制信号到达并且要求同步操作,则可用存放器来存放数据
51、D触发器和D锁存器的区别D触发器是指由时钟边沿触发的存储器单元,锁存器指一个由信号而不是时钟控制的电平敏感的设备锁存器通过锁存信号控制,不锁存数据时,输出端的信号随输入信号变化,就像信号通过缓冲器一样,一旦锁存信号起锁存作用,则数据被锁住,输入信号不起作用
52、有源滤波器和无源滤波器的原理及区别滤波器是一种对信号的频率具有选择性的电路,其功能就是使特定频率范围内的信号通过而组织其它频率信号通过其原理就是当不同频率的信号通过该电路时,具有不同的幅度衰减,通带内的信号衰减很小,而阻带内的信号衰减很大假设滤波电路仅由无源元件电阻、电容、电感组成,则称为无源滤波器;假设滤波电路不仅由无源元件,还有有源元件双极型管、单极性管、集成运放组成,则称为有源滤波器其区别主要表达在以下几个方面1有源滤波器是电子的,无源滤波器是机械的2有源滤波器是检测到某一设定好的谐波次数后抵消它,无源滤波器是通过电抗器与电容器的配合形成某次谐波通道吸收谐波3采用无源滤波器因为有电容器的原因,所以可提高功率因素采用有源滤波器只是消除谐波与功率因素无关4有源滤波器造价是无源滤波器的3倍以上,技术相对不太成熟,且维护成本高;无源滤波器造价相对较低,技术较成熟,安装后基本免维护5有源滤波器用于小电流,无源滤波器可用于大电流
53、HRFIR滤波器的异同IIR是无限长冲激响应滤波器,FIR是有限长冲激响应滤波器两者的对比如下1在一样的技术指标下,IIR滤波器由于存在着输出对输入的反响,所以可用比FIR滤波器较少的阶数来满足指标的要求,所用的存储单元少,运算次数少,较为经济2FIR滤波器可得到严格的线性相位,而IIR滤波器做不到这一点,IIR滤波器的选择性越好,其相位的非线性越严重因而,如果IIR滤波器要得到线性相位,又要满足幅度滤波的技术要求,必须加全通网络进展相位校正,这同样会大大增加滤波器的阶数⑶FIR滤波器主要采用非递归构造,因为无论是从理论上还是从实际的有限精度的运算中它都是稳定的,有限精度运算的误差也越小IIR滤波器必须采用递归构造,极点必须在z平面单位圆内才能稳定,对于这种构造,运算中的四舍五入处理有时会引起寄生振荡4对于FIR滤波器,由于冲激响应是有限长的,因而可以用快速傅里叶变换算法,这样运算速度可以快得多IIR滤波器则不能这样运算5从设计上看,HR滤波器可以利用模拟滤波器设计的现成的闭合公式、数据和表格,因此计算工作量较小,对计算工具要求不高FIR滤波器则一般没有现成的设计公式,一般。
个人认证
优秀文档
获得点赞 0