还剩22页未读,继续阅读
本资源只提供10页预览,全部文档请下载后查看!喜欢就下载吧,查找使用更方便
文本内容:
模电数电题模拟电路面试题集锦
2023.基尔霍夫定理的内容是什么?1基尔霍夫定律包括电流定律和电压定律电流定律在集总电路中,任何时刻,对任一节点,所有流出节点日勺支路电流时代数和恒等于零电压定律在集总电路中,任何时刻,沿任一回路,所有支路电压时代数和恒等于零.描述反馈电路的概念,列举他们的应用2反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去反馈的类型有电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈负反馈的长处减少放大器的增益敏捷度,变化输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调整作用电压负反馈的特点电路的输出电压趋向于维持恒定电流负反馈的特点电路时输出电流趋向于维持恒定.有源滤波器和无源滤波器的区别3无源滤波器这种电路重要有无源元件、和构成R LC有源滤波器集成运放和、构成,具有不用电感、体积小、重量轻等长处R C兰微电子)是什么,什么参数(压控振荡器?)(华为面试题)
26.VCO、锁相环有哪几部分构成?(仕兰微电子)
27、锁相环电路构成,振荡器(例如用触发器怎样搭)(未知)28D、求锁相环的输出频率,给了一种锁相环的构造图(未知)29J、假如企业做高频电子日勺,也许还要知识,调频,鉴频鉴相之类,不30RF---------列举(未知).一电源和一段传播线相连(长度为传播时间为)画出终端处波形,考31L,T,虑传播线无损耗给出电源电压波形图,规定绘制终端波形图(未知).微波电路的匹配电阻(未知)32和时实现各有哪些措施?(仕兰微电子)
33.DAC ADC电路构成、工作原理(未知)
34.A/D.实际工作所需要的某些技术知识(面试轻易问到)如电路日勺低功耗,35稳定,高速怎样做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西详细问,肯定会问得很细(因此别把什么都写上,精通之类口勺词也别用太多了),这个东西各个人就不一样样了,不好说什么了(未知)哪几种三点式振荡电路,分别画出其原理图(仕兰微电子)是什么,什么参数(压控振荡器?)(华为面试题)
26.VCO、锁相环有哪几部分构成?(仕兰微电子)
27、锁相环电路构成,振荡器(例如用触发器怎样搭)(未知)28D、求锁相环的输出频率,给了一种锁相环的构造图(未知)
29、假如企业做高频电子日勺,也许还要知识,调频,鉴频鉴相之类,不30RF---------列举(未知).一电源和一段传播线相连(长度为传播时间为)画出终端处波形,考L,T,31虑传播线无损耗给出电源电压波形图,规定绘制终端波形图(未知).微波电路的匹配电阻(未知)32和时实现各有哪些措施?(仕兰微电子).DAC ADC33电路构成、工作原理(未知).A/D
34.实际工作所需要的某些技术知识(面试轻易问到)如电路的低功耗,稳定,35高速怎样做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西详细问,肯定会问得很细(因此别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样样了,不好说什么了(未知)[转载]数字电路面试题集锦
20232、什么是同步逻辑和异步逻辑,同步电路和异步电路的区别是什么?同步逻辑是时钟之间有固定的因果关系异步逻辑是各时钟之间没有固定的因果关系电路设计可分类为同步电路和异步电路设计同步电路运用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完毕”信号使之同步由于异步电路具有下列长处一一无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性--因此近年来对异步电路研究增长迅速,论文刊登数以倍增,而Intel Pentium4处理器设计,也开始采用异步电路设计v异步电路重要是组合逻辑电路,用于产生地址译码器、FIF0或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺一般是可以监控的同步电路是由时序电路(寄存器和多种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完毕的这些时序电路共享同一种时钟CLK,而所有H勺状态变化都是在时钟H勺上升沿(或下降沿)完毕的36什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系异步逻辑是各时钟之间没有固定口勺因果关系37什么是“线与”逻辑,要实现它,在硬件特性上有什么详细规定?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能在硬件上,要用0C门来实现,由于不用0C门也许使灌电流过大,而烧坏逻辑门同步在输出端口应加一种上拉电阻38什么是Setup和Holdup时间?(汉王笔试)建立时间(setu.time)是指在触发器的时钟信号上升沿到来此前,数据稳定不变的时间,假如建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(hol.time)是指在触发器H勺时钟信号上升沿到来后来,数据稳定不变H勺时间.假如保持时间不够,数据同样不能被打入触发器
5、setup和holdup时间,区别.(南山之桥.
6、解释setu.time和hol.time的J定义和在时钟信号延迟时的J变化(未知.
7、解释setup和hol.tim.violation,画图阐明,并阐明处理措施(威盛VIA..上海笔试试题.Setup/hol.tim.是测试芯片时输入信号和时钟信号之间的时间规定建立时间是指触.器日勺时钟信号上升沿到来此前,数据稳定不变的时间输入信号应提前时钟上升沿(如上升沿有效)T时间抵达芯片,这个T就是建立时间・Setu.lime.如不满足selu.time,这个数据就不能被这一时钟打入触发器,只有在下一种时钟上升沿,数据才能被打入触发器.保持时间是指触发器的时钟信号上升沿到来后来,数据稳定不变日勺时间假如hol.tim.不够,数据同样不能被打入触发器.建立时间(Selu.Time)和保持时间(Hol.time)建立时间是指在时钟边缘前,数据.号需要保持不变的时间保持时间是指时钟跳变边缘后数据信号需要保持不变的时间假如不满足建立和保持时间日勺话,那么DFF将不能对的地采样到数据,将会出.melaslabilily时状况假如数据信号在时钟沿触发前后持续口勺时间均超过建立和保持.间,那么超过量就分别被称为建立时间裕量和保持时间裕量.
8、说说对数字逻辑中的竞争和冒险的理解,并举例阐明竞争和冒险怎样消除(仕兰.电子.
9、什么是竞争与冒险现象?怎样判断?怎样消除?(汉王笔试.在组合逻辑中,由于门的输入信号通路中通过了不一样日勺延时,导致抵达该门的时间不一致叫竞争产生毛刺叫冒险假如布尔式中有相反的信号则也许产生竞争和冒险现象处理措施一是添加布尔式日勺消去项,二是在芯片外部加电容.
10、你懂得那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试.常用逻辑电平12V,5V,
3.3V;TTL和CMOS不可以直接互连,由于TTL是在之间,而CMOS则是有在12V的有在5V口勺CMOS输出接到TTL是可以直接互连TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V.
11、怎样处理亚稳态(飞利浦一大唐笔试.亚稳态是指触发器无法在某个规定期间段内到达一种可确认日勺状态当一种触发器进入.稳态时.,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个对的口勺电.上在这个稳定期间,触发器输出某些中间级电平,或者也许处在振荡状态,并且这种.用H勺输出电平可以沿信号通道上的各个触发器级联式传播下去.
12、IC设计中同步复位.异步复位的区别(南山之桥.
13、MOOR..MEELEY状态机时特性(南山之桥.
14、多时域设计中,怎样处理信号跨时域(南山之桥.
15、给了reg的setup,hold时间,求中间组合逻辑的J delay范围(飞利浦一大唐笔试.Dela..perio..setu..hol.
16、时钟周期为T,触发器D1的建立时间最大为Tlmax,最小为Timin组合逻辑电路最大.迟为T2max,最小为T2min问,触发器D2的建立时间T3和保持时间应满足什么条件(.为.
17、给出某个一般时序电路的图,有Tsctup,Tdclay,Tck-q,尚.clockH勺delay,写出.定最大时钟的原因,同步给出体现式(威盛VI.
2023.
11.
0.上海笔试试题.
18、说说静态、动态时序模拟H勺优缺陷(威盛VL
2023.il.
0.上海笔试试题.
19、一种四级的Mux,其中第二级信号为关键信.怎样改善liming(威盛VIA..上海笔试试题.
20、给出一种门级的图,乂给了各个门的传播延时,问关键途径是什么,还问给出输入.使得输出依赖于关键途径(未知.
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,.点),全加器等等(未知.
22、卡诺图写出逻辑体现使(威盛VL
2023.
11.
0.上海笔试试题.
23、化简F(A,B,C,D).m(l,345,10,ll,12,13,14,15)H^n(威盛.
24、pleas.sho.th.CMO.inverte.schmaticJayou.an.it.cros.sectionwit.P.wel.process.Pio.it.transfe.curv.(V()ut-Vin.An.als.explai.the.operatio.regio.o.PMO.an.NMO.fo.eac.segmen.o.th.transfe.curve.(.盛笔试题circui.design-beijing-.
25、T.desig..CMO.inverto.wit.balanc.ris.an.fal.time,pleas.define.th.ralio.o.channe.widt.o.PMO.an.NMO.an.explain.
26、为何一种原则的倒相器中P管的宽长比要比N管H勺宽长比大?(仕兰微电子.
27、用mos管搭出一种二输入与非门(扬智电子笔试.
28、pleas.dra.th.transisto.leve.schemati.o..cmo..inpu.AN.gat.and.explai.whic.inpu.ha.faste.respons.fo.outpu.risin.edge.(les.delay.time)(威盛笔试题circui.design-beijing-
03.
11.
09.o
29、画出NOT,NAND,NOR日勺符号,真值表,尚有transislo.level的电路(Infineon.试).
30、画出CMOS的图,画出(威盛VL
2023.il.
0.上海笔试试题.
31、用一种二选一mux和一种inv实现异或(飞利浦一大唐笔试.
32、画出Y=A*B+C的emos电路图(科广试题.
33、用逻辑们和emos电路实现ab+cd(飞利浦一大唐笔试.
34、画出CMOS电路的晶体管级电路图,实现Y=A”*B+C(D+E)(仕兰微电子.
35、运用4选1实现F(x,y,z)=xz+yz(未知.
36、给一种体现式f=xxxx”+xxxx+xxxxx+xxxx用至少数量H勺与非门实现(实际上就是.简).
37、给出一种简朴时由多种NOT,NAND,NOR构成日勺原理图,根据输入波形画出各点波形.(Infineon笔试.
38、为了实现逻辑(.XO.B)
0.(.AN.D),请选用如下逻辑中H勺一种,并阐明为.么?1)INV.2)AND.3)OR.4)NAND.5)NOR.6)XOR.答案:NAND(未知.
39、用与非门等设计全加法器(华为.
40、给出两个门电路让你分析异同(华为.
41、用简朴电路实现,当A为输入时,输出B波形为…(仕兰微电子.
42、A,BCD,E进行投票,多数服从少数,输出是F(也就是假如A,B,C,D,E中1的个数比.多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制(未知.
43、用波形表达D触发器H勺功能(扬智电子笔试.
44、用传播门和倒向器搭一种边缘触发器(扬智电子笔试.
45、用逻辑们画出D触发器(威盛.上海笔试试题.
46、画出DFFH勺构造图,用verilog实现之(威盛.
47、画出一种CMOS的D锁存器H勺电路图和版图(未知.
48、D触发器和D锁存器的区别(新太硬件面试.49简述latch和filp-flop口勺异同(未知.
50、LATCH和DFF的概念和区别(未知.51latch与register的I区别,为何目前多用register.行为级描述中latch怎样产生的I.(南山之桥.
52、用D触发器做个二分颦的电路.又问什么是状态图(华为.
53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试.
54、怎样用D触发器、与或非门构成二分频电路?(东信笔试.
55、Ho.man.tlip-flo.circuit.ar.nccde.t.divid.b.l
6.(Intel.l6分频.
56、用filp-flop和logic-gate设i|一种1位加法器,输入carryin和current-stage,输.carryout和next-stage.(未知.
57、用D触发器做个4进制的计数(华为.
58、实现N位Johnso.Counter,N=5(南山之桥.
59、用你熟悉的设计方式设计一种可预置初值的7进制循环计数器,15进制口勺呢?(仕.微电子.
60、数字电路设计当然必问Verilog/VHDL,如设计计数器(未知.
61、BLOCKIN.NONBLOCKIN.赋值日勺区别(南山之桥.
62、写异步D触发器口勺verilo.module(扬智电子笔试.modul.dff8cl..reset.d.q.input.elk.input.reset.inpul.|7:
0.d.outpu.[7:.q.reg.[7:
0.q.alway..poscdg.cl.o.poscdg.reset..ifreset....
0..els...v.d.cndmoduL
63、用D触发器实现2倍分频日勺Verilog描述.汉王笔试.modul.divide
2.cl..clk_o.reset..input.cl..reset..output.clk_o..wir.in;.re.ou...alway...posedg.cl.o.posedg.reset..i..reset..ou.v.O..cis..ou..in..assig.i..〜oul..assig.clk_..out..endmodul.
64、可编程逻辑器件在现代电子设计中越来越重要,请问a.你所懂得H勺可编程逻辑.件有哪些h试用VHDL或VERILOG.ABLE描述8位D触发器逻辑汉王笔试.PAL,PLD,CPLD,FPGA.modul.dff8cl..reset.d.q.input.elk.input.reset.input.d.output.q.re.q.alway..posedg.cl.o.posedg.reset..ifreset....
0..els.endmodul.
65、请用HDL描述四位的全加法器、5分频电路仕兰微电子.
66、用VERILOG或VHDL写一段代码,实现10进制计数器未知.
67、用VERILOG或VHDL写一段代码,实现消除一种glitch未知.
68、一种状态机H勺题目用verilog实现(不过这个状态机画的实在比较差,很轻易误.时)(威盛VL
2023.il.
0.上海笔试试题.
69、描述一种交通信号灯日勺设计(仕兰微电子.
70、画状态机,接受1,2,5分钱口勺卖报机,每份报纸5分钱(扬智电子笔试.
71、设计一种自动售货机系统,卖soda水的,只能投进三种硬币,要对的的找HI.数.
(1)画出fsm(有限状态机)
(2)用verilog编程,语法要符合fpga设.的规定(未知.
72、设计一种自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零(
1.画出fsm(有限状态机);
(2)用verilog编程,语法要符合fpga设计的规定;
(3)设.工程中可使用口勺工具及设计大体过程(未知.
73、画出可以检测10010串的状态图,并verilog实现之(威盛.
74、用FSM实现101101的序列检测模块(南山之桥.a为输入端,b为输出端,假如a持续输入为1101则b输出为1,否则为
0.例如a..b..请画出stat.machine;请用RTL描述其stat.machine(未知.
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)(飞利浦一大.笔试.76^用verilog/vhdl写一种fifo控制器(包括空,满,半满信号)(飞利浦一大唐笔试.
77、既有一顾客需要一种集成电路产品,规定该产品可以实现如下功能:y=“lnx”,其中,.为4位二进制整数输入信号y为二进制小数输出,规定保留两位小数电源电压为3〜5V.设企业接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程(仕兰.电子.
78、sram,fals.meniory,及dram□勺区别?(新太硬件面试.
79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛宜205页图.—14b),问你有什么措施提高refres.time,总共有5个问题,记不起来了(减少.度,增大电容存储容量)(Infineon笔试.
80、Pleas.dra.schemali.o..commo.SRA.cel.wit..transistors,poin.oul.whic.node.ca.stor.dat.an.whic.nod.i.wor.lin.control.(威盛笔试.circui.design-beijing-
03.
11.
09.
81、名词:sram,ssram,sdra.名词IRQ,BIOS,USB,VHDL,SD.IRQ:.Interrup.ReQues.BlOS:.Basi.Inpu.Oulpu.Syste.USB:.Universa.Seria.Bu.VHDL.VHI.Hardwar.Descriplio.Languag.SDR:.SingLDat.Rat.压控振荡器H勺英文缩写(VCO).动态随机存储器日勺英文缩写(DRAM).名词解释,无聊口勺外文缩写罢了,例如PCI、ECC、DDR、interruptpipeline.以(2刀105,1158\14口1\[^、€0(压控振荡器.1^.(动态随机存储器),FLH.DFT(离.傅立叶变换)或者是中文的,例如:a.量化误差.b.直方图c白平衡.IC设计基础(流程、工艺、版图、器件)
1、我们企业的产品是集成电路,请描述一下你对集成电路的认识,列举某些与集成电路有关的内容(如讲清晰模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等H勺概念)(仕兰微面试题目)
2、FPGA和ASIC日勺概念,他们日勺区别(未知)答案FPGA是可编程ASICoASIC:专用集成电路,它是面向专门用途口勺电路,专门为一种顾客设计和制造的根据一个顾客的特定规定,能以低研制成本,短、交货周期供货的全定制,半定制集成电路与门阵列等其他ASIC(Applicatio.Specifi.IC)相比,它们又具有设计开发周期短、设计制导致本低、开发工具先进、原则产品无需测试、质量稳定以及可实时在线检查等长处
3、什么叫做OTP片、掩膜片,两者日勺区别何在?(仕兰微面试题目)
4、你懂得口勺集成电路设计的体现方式有哪几种?(仕兰微面试题目)
5、描述你对集成电路设计流程H勺认识(仕兰微面试题目)
6、简述FPGA等可编程逻辑器件设计流程(仕兰微面试题目)
7、IC设计前端到后端H勺流程和eda工具(未知)
8、从RT.synthesis到tap.out之间的J设计flow,并歹ij出其中各•步使用日勺lool.(未知)
9、Asic HJdesig.flowo(威盛.上海笔试试题)
10、写出asic前期设计的流程和对应的工具(威盛)
11、集成电路前段设计流程,写出有关的工具(扬智电子笔试)先简介下IC开发流程
1.)代码输入(desig.input)用vhdl或者是verilog语言来完毕器件的功能描述,生成hdl代码语言输入工具SUMMIT VISUALHDL.MENTOR RENIOR图形输入.composer(cadence);,viewlogi.(viewdraw)
2.)电路仿真(circui.simulation)将vhd代码进行先前逻辑仿真,验证功能描述与否对的数字电路仿真工具SYNOPSYS.VCSMENTOR.Modle-simVHD.:.CADENCE NC-vhdlSYNOPSYS.VSSMENTOR.Modle-sim.Verolog:.CADENCE Verolig-XL模拟电路仿真工具***ANT.HSpic.pspice»spectr.micr.microwave:.eesof..hp
3.)逻辑综合(synthesi.tools)逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gate.dclay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真最终仿真成果生成的网表称为物理网表
12、请简述一下设计后端日勺整个流程?(仕兰微面试题目)
13、与否接触过自动布局布线?请说出一两种工具软件自动布局布线需要哪些基本元素?(仕兰微面试题目)
14、描述你对集成电路工艺的认识(仕兰微面试题目)
15、列举几种集成电路经典工艺工艺上常提到
0.25,
0.18指的是什么?(仕兰微面试题目)
16、请描述一下国内日勺工艺现实状况(仕兰微面试题目)
17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)
18、描述CMOS电路中闩锁效应产生的过程及最终的成果?(仕兰微面试题目)
19、解释latch-up现象和Antenn.effect和其防止措施.(未知)
20、什么叫Latchup(科广试题)
21、什么叫窄沟效应.(科广试题)
22、什么是NMOS、PMOS、CMOS什么是增强型、耗尽型?什么是PNP、NPN他们有什么差别?(仕兰微面试题目)
23、硅栅COMS工艺中N阱中做H勺是P管还是N管,N阱的阱电位的连接有什么规定?(仕兰微面试题目)
24、画出CMOS晶体管出J CROSS-OVER图(应当是纵剖面图),给出所有也许Mj传播特性和转移特性(Infineon笔试试题)
25、以intervcr为例,写出N阱CMOSH勺process流程,并画出剖面图(科广试题)
26、th.resistanc.o..metal,pol.an.diffusio.i.tranditiona.CMO.process.(威盛笔试题circui.design-beijing-
03.
11.09)27阐明mos二分之一工作在什么区(凹凸艮J题目和面试)
28、画p-bul的nmos截面图(凹凸的题目和面试)29写schemati.note().越多越好(凹凸H勺题目和面试)
30、寄生效应在ic设计中怎样加以克服和运用(未知)
31、太底层『JMOS管物理特***觉一般不大会作为笔试面试题,由于全是微电子物理,公式推导太罗索,除非面试出题口勺是个老学究IC设计的话需要熟悉的软件.Cadence,Synopsys.Avant,UNIX当然也要大概会操作32uni.命令c.-r.rm,uname(扬智电子笔试).单片机、MCU、计算机原理
1、简朴描述•种单片机系统的重要构成模块,并阐明各模块之间的数据流流向和控制流流向简述单片机应用系统的设计原则(仕兰微面试题目)
2、画出8031与2716(2K*8ROM)的连线图,规定采用三-八译码器,8031的P
2.5,P
2.4和P
2.3参与译码,基当地址范围为3000H-3FFFH该2716有无重叠地址?根据是什么?若有,则写出每片2716的重叠地址范围(仕兰微面试题目)
3、用8051设计一种带一种8*16键盘加驱动八个数码管(共阳)的原理图(仕兰微面试题目)
4、PCI总线的含义是什么?PCI总线的重要特点是什么?(仕兰微面试题目)
5、中断的概念?简述中断的过程(仕兰微面试题目)
6、如单片机中断几种/类型,编中断程序注意什么问题;(未知)
7、要用一种开环脉冲调速系统来控制直流电动机时转速,程序由8051完毕简朴原理如下由P
3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为“0”,拨到上方时为“1“,构成一种八位二进制数N),规定占空比为N/
256.(仕兰微面试题目).下面程序用计数法来实现这一功能,请将空余部分添完整M
0.P1,#0FFHLOOP.:M
0.R4,#0FFHMO.R3,#00HLOOR:MO.A,PlSUB.A,R3JN.SKP1SKPkMO.C,70HMO.P
3.4,CACAL.DELA.:此延时子程序略.AJM.LOOP
18、单片机上电后没有运转,首先要检查什么?(东信笔试题)
9、Wha.i.P.Chipset.(扬智电子笔试)芯片组(Chipsei)是主板日勺关键构成部分,按照在主板上附排列位置日勺不一样,一般分为北桥芯片和南桥芯片北桥芯片提供对CPU口勺类型和主频、内存啊类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultr.DMA/33
(66)EIDE数据传播方式和ACPI(高级能源管理)等的支持其中北桥芯片起着主导性的作用,也称为主桥(Hos.Bridge)除了最通用日勺南北桥构造外,目前芯片组正向更高级的加速集线架构发展,Intel H勺8xx系列芯片组就是此类芯片组口勺代表,它将某些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,可以提供比PCI总线宽一倍H勺带宽,到达了266MB/S
10、假如简历上还说做过叩u之类,就会问到诸如cpu怎样工作,流水线之类H勺问题(未知)
11、计算机的基本构成部分及其各自的作用(东信笔试题)
12、请画出微机接口电路中,经典口勺输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器).(汉王笔试)
13、cache的重要部分什么的(威盛.上海笔试试题)
14、同步异步传播的差异(未知)
15、出行通信与同步通信异同,特点,比较(华为面试题)
16、RS232c高电平脉冲对应的TTL逻辑是(负逻辑.(华为面试题)信号与系统
1、的话音频率一般为300〜3400HZ,若对其采样且使信号不失真,其最小的采样频率应为多大?若采用8KHZ日勺采样频率,并采用8bit啊PCM编码,则存储一秒钟的信号数据量有多大?(仕兰微面试题目)
2、什么耐奎斯特定律,怎么由模拟信号转为数字信号(华为面试题)
3、假如模拟信号的带宽.5khz,要用8K的采样率,怎么办.(lucent.两路?
4、信号与系统:在时域与频域关系(华为面试题)
5、给出时域信号,求其直流分量(未知)集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用但集成运放带宽有限,因此目前的有源滤波电路日勺工作频率难以做得很高数字电路.同步电路和异步电路的区别是什么?1同步电路存储电路中所有触发器的时钟输入端都接同一种时钟脉冲源,因而所有触发器的状态的变化都与所加时时钟脉冲信号同步异步电路电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步、什么是线与逻辑,要实现它,在硬件特性上有什么详细规定?2将两个门电路时输出端并联以实现与逻辑的功能成为线与J在硬件上,要用门来实现,同步在输出端口加一种上拉电阻0C由于不用门也许使灌电流过大,而烧坏逻辑门0C.解释和画图阐明,并阐明处理措施(威盛上海笔试3setup hold time violation,V试题)是测试芯片对输入信号和时钟信号之间的时间规定建立时间是指Setup/holdtime触发器的时钟信号上升沿到来此前,数据稳定不变的时间输入信号应提前时钟上升沿(如上升沿有效)时间抵达芯片,这个就是建立时间T T-Setup
6、给出一时域信号,规定
(1)写出频率分量,
(2)写出其傅立叶变换级数;
(3)当波形通过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形(未知)
7、skelc.持续正弦信号和持续矩形波(均有图)的傅立叶变换(Infineon笔试试题)
8、拉氏变换和傅立叶变换的体现式及联络(新太硬件面题)DSP、嵌入式、软件等
1、请用方框图描述一种你熟悉日勺实用数字信号处理系统,并做简要日勺分析;假如没有,也可以自己设计一种简朴口勺数字信号处理系统,并描述其功能及用途(仕兰微面试题目)
2、数字滤波器H勺分类和构造特点(仕兰微面试题目)
3、IIR,FIR滤波器的异同(新太硬件面题)
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-l)+b*6(n)a求h(n)的z变换;b.问该系统与否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)
5、DSP和通用处理器在构造上有什么不一样,请简要画出你熟悉H勺一种DSP构造图(信威dsp软件面试题)
6、说说定点DSP和浮点DSPH勺定义(或者说出他们H勺区别)(信威dsp软件面试题)
7、说说你对循环寻址和位反序寻址日勺理解.(信威dsp软件面试题)
8、请写出【一8,7]的二进制补码,和二进制偏置码用Q15表达出
0.5和-
0.
5.(信威dsp软件面试题)
9、DSP的构造(哈佛构造);(未知)
10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE」inux),操作系统方面偏CS方向了,在CS篇里面讲了;(未知)
11、有一种LDO芯片将用于..供电,需要你对他进行评估,你将怎样设计你口勺测试项目?
12、某程序在一种嵌入式系统(
200.CPU,
50.SDRAM)中已经最优化了,换到零一种系统(
300.CPU,
50.SDRAM)中与否还需要优化.(Intel)
13、请简要描述HUFFMAN编码的基本原理及其基本日勺实现措施(仕兰微面试题目)
14、说出0SI七层网络协议中口勺四层(任意四层)(仕兰微面试题目)
15、A).(仕兰微面试题目)#.ncludevoi.testf(int*p)(*p+=I;)main()(n-m;m
[0]=l;m[l]=8;testf(n);printf(Dat.valu.i.%.,*n);)B#.ncludevoi.testf(int**p)(*p+=l;)main(){in.*n,m
[2];n=m;m[O]=l;m[l]=8;testf(n);printf(Dat.valu.i.%d,*n);)下面的成果是程序A还是程序B的?那么另一段程序日勺成果是什么?
16、那种排序措施最快.(华为面试题)
17、写出两个排序算法,问哪个好?(威盛)
18、编一种简朴H勺求n!H勺程(Infineon笔试试题)
19、用一种编程语言写n!的算法(威盛VI.
2023.
11.
0.上海笔试试题)2()、用C语言写一种递归算法求N!;(华为面试题)
21、给一种C的函数,有关字符串和数组,找出错误;(华为面试题)
22、防火墙是怎么实现的.(华为面试题)
23、你对哪方面编程熟悉?(华为面试题)
24、冒泡排序的原理(新太硬件面题)
25、操作系统的功能(新太硬件面题)
26、学过的计算机语言及开发日勺系统(新太硬件面题)
27、•种农夫发现围成正方形的围栏比长方形的节省4个木桩不过面积同样.羊H勺数目和正方形围栏的桩子H勺个数同样不过不大于36,问有多少羊?(威盛)
28、C语言实现记录某个cell在某.v文献调用日勺次数(这个题目真bl.(威盛VIA
2023.
11.().上海笔试试题)
29、用C语言写一段控..中马达振子的驱动程序(威胜)
30、用perl或TCUTk实现一一段字符串识别和比较的程序(未知)
31、给出一种堆栈的构造,求中断后显示成果,重要是考堆栈压入返回地址寄存在低端地址还是高端(未知)
32、某些DOS命令,如显示文献,拷贝,删除(未知)
33、设计一种类,使得该类任何形式H勺派生类无论怎么定义和实现,都无法产生任何对象实例(IBM)
34、Wha.i.pre-emption.Intel
35、Wha.i.lh.stat.o..proces.i..resourc.i.no.available.Intel36三.floa.a,b,c;问值a+b+c==b+a+c.a+b+c==a+c4-bo Intel37把一种链表反向填空.lucent
38、xA4+a*x^3+xA2+c*x+.至少需要做几次乘法.Dephi.主观题
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
2、说出你口勺最大弱点及改善措施(威盛VI.
2023.
11.
0.上海笔试试题)
3、说出你H勺理想说出你想到达的目的题目是英文出的,要用英文回答(威盛上海笔试试题)
4、我们将研发人员分为若干研究方向,对协议和算法理解(重要应用在网络通信、图象语音压缩方面)、电子系统方案日勺研究、用MCU、DSP编程实现电路功能、用AS1C设计技术设计电路(包括MCU、DSP自身)、电路功能模块设计(包括模拟电路和数字电路)、集成电路后端设计(重要是指综合及自动布局布线技术)、集成电路设计与工艺接口时研究你但愿从事哪方面的研究?(可以选择多种方向此外,已经从事过有关研发H勺人员可以详细描述你的研发经历)(仕兰微面试题目)
5、请谈谈对一种系统设计时总体思绪针对这个思绪,你觉得应当具有哪些方面的知识?(仕兰微面试题目)
6、设想你将设计完毕一种电子电路方案请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程在各环节应注意哪些问题?电源H勺稳定,电容H勺选用,以及布局H勺大小(汉王笔试)共同的注意点b)什么是竞争与冒险现象?怎样判断?怎样消除?信号在FPGA器件内部通过连线和逻辑单元时,均有一定时延时延时的大小与连线的长短和逻辑单元日勺数目有关,同步还受器件的制造工艺、工作电压、温度等条件的影响信号的高下电平转换也需要一定口勺过渡时间由于存在这两方面原因,多路信号口勺电平值发生变化时,在信号变化H勺瞬间,组合逻辑的输出有先后次序,并不是同步变化,往往会出现某些不对的的尖峰信号,这些尖峰信号称为“毛刺”假如一种组合逻辑电路中有”毛刺“出现,就阐明该电路存在“冒险,用D触发器,格雷码计数器,同步电路等优秀的设计方案可以消除c)请画出用D触发器实现2倍分频的逻辑电路?就是把D触发器的输出端加非门接到D端d)什么是“线与”逻辑,要实现它,在硬件特性上有什么详细规定?将几种OC门构造与非门输出并联,当每个OC门输出为高甩平时,总输出才为高,这种连接方式称为线与是不是构造图?g)你懂得那些常用逻辑电平?TTL与COMS电平可以直接互连吗?TTL,cmos,不能直连LVDS:LVDS(Low VoltageDifferential Signal)即低电压差分信号,LVDS接口又称RS644总线接口,是20世纪90年代才出现的一种数据传播和接口技术ECL(EmitterCoupled Logic)即射极耦合逻辑,是带有射随输出构造的经典输入输出接口电路CMLCML电平是所有高速数据接口中最简朴的一种其输入和输出是匹配好於J,减少了外围器件,适合于更高频段工作°.一般状况下,面试官重要根据你的简历提问,因此一定要对自己负责,把简历上的东1西搞明白;.个别招聘针对性尤其强,就招目前他们确的方向的人,这种状况下,就要投其所好,2尽量简介其所关怀日勺东西.其实技术面试并不难,不过由于诸多东西都忘掉了,才觉得有些难因此最佳在面3试前把该看的书看看I.虽然说技术面试是实力的较劲与体现,不过不可否认,由于不用面试官/企业所专4领域及爱好不一样,也有面试也有很大的偶尔性,需要冷静看待不能由于被拒,就否认自己或责骂企业.面试时要对越是自己钟情的企业越要这样5take iteasy,.如不满足这个数据就不能被这一时钟打入触发器,只有在下time setuptime,一种时钟上升沿,数据才能被打入触发器保持时间是指触发器的时钟信号上升沿到来后来,数据稳定不变的时间假如h old不够,数据同样不能被打入触发器time建立时间和保持时间建立时间是指在时钟边缘前,数据信Setup TimeHold time□号需要保持不变的时间保持时间是指时钟跳变边缘后数据信号需要保持不变的时间假如数据信号在时钟沿触发前后持续日勺时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量.什么是竞争与冒险现象?怎样判断?怎样消除?汉王笔试4在组合逻辑中,由于门的输入信号通路中通过了不一样的延时,导致抵达该门的时间不一致叫竞争产生毛刺叫冒险假如布尔式中有相反的信号则也许产生竞争和冒险现象I处理措施一是添加布尔式的消去项,二是在芯片外部加电容.名词、、5SRAM SSRAMSDRAM静态SRAM:RAM动态DRAM:RAM同步静态随机访问存SSRAM SynchronousStatic RandomAccess Memory储器它的一种类型日勺日勺所有访问都在时钟日勺上升/下降SRAMo SSRAM沿启动地址、数据输入和其他控制信号均于时钟信号有关这一点与异步SR不一样,异步的访问独立于时钟,数据输入和输出都由地址的变化控制AM SRAM同步动态随机存储器SDRAM:Synchronous DRAM和日勺概念,他们的区别(未知)
6.FPGA ASICI答案是可编程FPGA ASIC专用集成电路,它是面向专门用途的电路,专门为一种顾客设计和制造的根ASIC:据一种顾客的特定规定,能以低研制成本,短、交货周期供货的全定制,半定制集成电路与门阵列等其他()相比,它们又具有设计开发ASIC ApplicationSpecific IC周期短、设计制导致本低、开发工具先进、原则产品无需测试、质量稳定以及可实时在线检查等长处、什么叫做片、掩膜片,两者的区别何在?7OTP一次性编程OTP meansone timeprogram,多次性编程MTP meansmulti timeprogram,()是的一种存储器类型OTP OneTime ProgramMCU按其存储器类型可分为(掩模)、(一次性可编程)、MCU MASKROM OTP ROM等类型FLASHROM的价格廉价,但程序在出厂时已经固化,适合程序固定不变的MASKROM MCU应用场所;I的程序可以反复擦写,灵活性很强,但价格较高,适合对价格FALSHROM JMCU不敏感的应用场所或做开发用途;的价格介于前两者之间,同步又拥有一次性可编程能力,适合既规OTPROMMCU定一定灵活性,又规定低成本的应用场所,尤其是功能不停翻新、需要迅速量产的电子产品、单片机上电后没有运转,首先要检查什么?8首先应当确认电源电压与否正常用电压表测量接地引脚跟电源引脚之间的电压,看与否是电源电压,例如常用的5V接下来就是检查复位引脚电压与否正常分别测量按下复位按钮和放开复位按钮日勺电压值,看与否对时然后再检查晶振与否起振了,一般用示波器来看晶振引脚的波形,注意应当使用示波器探头日勺档另一种措施是测量复位状态下的口电平,按住复位键不放,“X10”I0然后测量口(没接外部上拉的口除外)的电压,看与否是高电平,假如不是高I0P0电平,则多半是由于晶振没有起振此外还要注意的地方是,假如使用片内日勺话(大部分状况下如此,目前已经ROM很少有用外部扩日勺了),一定要将引脚拉高,否则会出现程序乱跑的状ROM EA况有时用仿真器可以,而烧入片子不行,往往是由于引脚没拉高日勺缘故(当EA然,晶振没起振也是原因只一)通过上面几点的检查,一般即可排除故障了假如系统不稳定的话,有时是由于电源滤波不好导致的在单片机的电源引脚跟地引脚之间接上一种的电容会有所改善假如电源没有滤波电容的话,则需要再接一种
0.1uF更大滤波电容,例如的碰到系统不稳定期,就可以220uF并上电容试试(越靠近芯片越好)
1、.基尔霍夫定理的内容是什么?(仕兰微电子)1J.平板电容公式()(未知)2C=e S/4nkd o.最基本的如三极管曲线特性(未知)
3.描述反馈电路的概念,列举他们的应用(仕兰微电子)
4.负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反5馈);负反馈时长处(减少放大器的增益敏捷度,变化输入电阻和输出电阻,I改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调整作用)(未知).放大电路的频率赔偿的目的是什么,有哪些措施?(仕兰微电子)
6、频率响应,如怎么才算是稳定的,怎样变化频响曲线的几种措施(未知)
7、给出一种查分运放,怎样相位赔偿,并画赔偿后的波特图(凹凸)
8、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),9优缺点,尤其是广泛采用差分构造的原因(未知)、给出一差分电路,告诉其输出电压丫+和求共模分量和差模分量(未10Y-,知).画差放的两个输入管(凹凸)11I.画出由运放构成加法、减法、微分、积分运算日勺电路原理图并画出一12种晶体管级的运放电路(仕兰微电子).用运算放大器构成一种倍的放大器(未知)1310I.给出一种简朴电路,让你分析输出电压的特性(就是个积分电路),并求14(输出端某点的时间笔试试题)rise/fall Infineon.电阻和电容串联,输入电压为和之间的电压,输出电压分别为15R C R C上电压和上电压,规定制这两种电路输入电压的频谱,判断这两种电路何C R为高通滤波器,何为低通滤波器当时,给出输入电压波形图,绘制两RC«T种电路时输出波形图(未知).有源滤波器和无源滤波器的原理及区别?(新太硬件)
16、有一时域信号()()()17S=V0sin2pif0t+V1cos2pif1t+V2sin2pif3t+90,^其通过低通、带通、高通滤波器后的信号表达方式(未知)、选择电阻时要考虑什么?(东信笔试题)
18、在电路中,要有一种单管作为开关管精确传递模拟低电平,这个19CMOS单管你会用管还是管,为何?(仕兰微电子)P N(、给出多种管构成日勺电路求个点的电压笔试试题)20mos5I Infineon.电压源、电流源是集成电路中常常用到的模块,请画出你懂得的线路构造,21简朴描述其优缺陷(仕兰微电子).画电流偏置日勺产生电路,并解释(凹凸)
22.史密斯特电路,求回差电压(华为面试题)
23.晶体振荡器,仿佛是给出振荡频率让你求周期(应当是单片机的分之241,12一周期….)(华为面试题)正弦波振荡器有.基尔霍夫定理的内容是什么?(仕兰微电子)
25.LC1平板电容公式()(未知)26C=e S/4n kdo最基本日勺如三极管曲线特性(未知)27描述反馈电路的概念,列举他们的应用(仕兰微电子)28负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);29负反馈的长处(减少放大器的增益敏捷度,变化输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调整作用)(未知).放大电路的频率赔偿的目的是什么,有哪些措施?(仕兰微电子)
6、频率响应,如怎么才算是稳定的怎样变化频响曲线的几种措施(未知)7I,I、给出一种查分运放,怎样相位赔偿,并画赔偿后的波特图(凹凸)
8、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),9优缺点,尤其是广泛采用差分构造的原因(未知)、给出一差分电路,告诉其输出电压丫+和求共模分量和差模分量(未10Y-,知).画差放的两个输入管(凹凸)11I.画出由运放构成加法、减法、微分、积分运算的电路原理图并画出一种12晶体管级的运放电路(仕兰微电子).用运算放大器构成一种倍的放大器(未知)1310J.给出一种简朴电路,让你分析输出电压日勺特性(就是个积分电路),并14(求输出端某点的时间笔试试题)I rise/fall Infineon.电阻和电容串联,输入电压为和之间的电压,输出电压分别为15R CR C上电压和上电压,规定制这两种电路输入电压欧频谱,判断这两种电路CRI何为高通滤波器,何为低通滤波器当时,给出输入电压波形图,绘制RC«T两种电路的输出波形图(未知)I.有源滤波器和无源滤波器的原理及区别?(新太硬件)
16、有一时域信号()()()17S=V0sin2pif0t+V1cos2pif1t+V2sin2pif3t+90,^其通过低通、带通、高通滤波器后的信号表达方式(未知)、选择电阻时要考虑什么?(东信笔试题)
18、在电路中,要有一种单管作为开关管精确传递模拟低电平,这个19CMOS单管你会用管还是管,为何?(仕兰微电子)P N(、给出多种管构成日勺电路求个点的电压笔试试题)20mos5I Infineon.电压源、电流源是集成电路中常常用到的模块,请画出你懂得的线路构造,21简朴描述其优缺陷(仕兰微电子).画电流偏置的产生电路,并解释(凹凸)22I.史密斯特电路,求回差电压(华为面试题)
23.晶体振荡器,仿佛是给出振荡频率让你求周期(应当是单片机的分之241,12一周期….)(华为面试题)正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图(仕
25.LC。
个人认证
优秀文档
获得点赞 0