还剩3页未读,继续阅读
文本内容:
数字电子技术课程阶段末考试试卷(H卷)使用班级:四总分总分人得分得分评分人
1.BCD码是用()位二进制数码来表示()位十进制数
一、填空题(每空分,共分)
1302.产生某一结果的条件中只要有(条)不具备,结果就不能发生,只有()件都具备时,结果才发生,(之间的关系是与逻辑关系
3.3170=H二B二Do
4.已知逻辑函数丫=AB•CO,不变换逻辑表达式,用(门可以实现其逻辑功能;Y=A+B+C+D,不变换逻辑表达式,用门可以实现其逻辑功能
5.请补充以下逻辑代数式:A+A=A+AB=A=(A+B+C=AB+AB=)沿触发和(1・A3=
6.边沿触发器分为()沿触发两种当CP从1到0跳变时触发器输出状态发生改变的是)沿触发型触发器;当CP从0至心跳变时触发器输(出状态发生改变的是()沿触发型触发器
7.3位二进制加法计数器最多能累计()个脉冲若要记录12个脉冲需要()个触发器和得分评分人
8.555定时器电路是一种中规模集成定时器,外接一些阻容元件就可构成各种不同用途的脉冲电路,如(
二、判断题(每题分,共分)
1101.BCD码即8421BCD码
2.二进制数整数的最低位后加一个0,则加后的二进制数是原数的2〃倍(
3.逻辑0只表示0V电位,逻辑1只表示+5V电位
4.高、低电平是一个相对的概念,它和某点的电位不是一回事
5.全加器就是两个半加器的组合
6.优先编码器能对同时输入的两个或两个以上的信号按优先级别进行编码
7.时序逻辑电路的特点是任一时刻电路的输出只取决于该时刻电路的输入
8.同步RS触发器只有在CP=1期间,才依据R、S信号的变化来改变输出的状态
9.异步和同步加法计数器的计数脉冲都是从最低位触发器的CP脉冲输入端输入的
10.用555定时器构成的多谐振荡器的占空比不能调节得分评分人
三、选择题每题分,共分
2201.下列逻辑运算式,等式成立的是oA A+A=2A BA・A=A2C A+A=\D A+l=l
2.数字信号的特点是oA在时间上和幅值上都是连续的B在时间上是连续的,在幅值上是离散的O在时间上和幅值上都是离散的D在时间上是离散的,在幅值上是连续的
3.逻辑函数式y=+X+的函数值为oA0B1C ABCD ABC
4.要使或门输出恒为1,可将或门的一个输入始终接D
0、1都可以A0B1C输入端并联A译码器B编码器C一般组合逻辑电路
5.完成二进制代码转换为十进制数应选择oA Z1作为最低位,Z2,S3作为前面两个高位B Z2作为最低位,Z3作为前面两个高位C Z3作为最低位,Z2作为前面两个高位
7.基本RS触发器在R=S=O的信号同时撤除后,触发器的输出状态oA都为0B恢复正常C不确定
8.o
6.有一半加器Z1,两个全加器Z2和Z3,将其连成3位二进制加法器时,应选o
9.一个触发器能记录2个脉冲,3个触发器能记录多少脉冲?oA2x3=6个B23—1=7C23=
810.用555定时器构成的施密特触发器,调节
⑤脚所外接的控制电压时,可以改变(A)输出电压幅度(B)回差电压大小(C)带负载能力(D)什么也不能改变得分评分人
四、计算、分析与设计题(共分)
401、将以下逻辑代数化成最简与-或式(每小题4分,共8分)()
1.Y=AB A+B
2.Y=AB+B+AB
2.根据组合逻辑电路的分析方法与步骤,分析如下图所示的组合逻辑电路(共10分)
3、分析如下图所示的时序逻辑电路的逻辑功能(共12分)Co
4、由555定时器构成的应用电路如下图所示,请回答以下问题(共10分)
(1)555定时器的特性是“同高出,同低出,不同;其4脚是脚,为了让555定时器正常工作,4脚应接电平(5分)10V+-DD=LVQA
(2)试分析电路的工作原理(5分)。
个人认证
优秀文档
获得点赞 0