还剩11页未读,继续阅读
本资源只提供10页预览,全部文档请下载后查看!喜欢就下载吧,查找使用更方便
文本内容:
一、填空题(每小题△△分,共△△分)得分评卷入
(1)逻辑代数中得三种基本得逻辑运算就就是(与)运算、(或)运算和(非)运算
(2)逻辑变量和逻辑函数得取值只有
(0)和⑴两种取值她们表示两种相反得逻辑状态
(3)与逻辑运算规则可以归纳为有0出
(0),全1出
(1)
(4)或逻辑运算规则可以归纳为有1出
(1),全0出
(0)
(5)与非逻辑运算规则可以归纳为有
(0)出1,全⑴出0⑹或非逻辑运算规则可以归纳为有
(1)出0,全
(0)出1
(7)二极管从导通到截止所需时间称为(开通)时间
(8)OC门就就是集电极(开路)门,使用时必须在电源VCC与输出端之间夕卜接(电阻)
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态
(10)三态输出门输出得三个状态分别为(低电平)、(高电平)、(高阻态)
(11)逻辑代数中三条重要得规则就就是(代入)规则、(对偶)规则和(反演)规则
(12)化简逻辑函数得主要方法有(代数)化简法和(卡诺图)化简法
(13)逻辑函数得表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图
(31)编码器按功能不同分为(二进制)编码器、(二一十进制)编码器和优先编码器
(32)译码器按功能不同分为(二进制)译码器、(二一十进制)译码器和显示译码器
(33)8选1数据选择器在所有输入数据都为1叱其输出标准与或表达式共有
(8)个最小项
(34)输入3位二进制代码得二进制译码器应有
(8)个输出端,共输出
(8)个最小项
(35)共阳极LED数码管应由输出(低)电平得七段显示译码器来驱动点亮而共阴极LED数码管应由输出(高)电平得七段显示译码器来驱动点亮
(41)二进制数就就是以
(2)为基数得计数体制,十进制数就就是以
(10)为基数得计数体制,十六进制就就是以
(16)为计数体制
(42)十进制数转换为二进制数得方法就就是:整数部分用(除2取余),小数部分用(乘2取整)法
(43)二进制数转换为十进制数得方法就就是(各位按权展开相加)
(44)全加器有三个输入端,她们分别为(被加数)、(力口数)和相邻低位进位;输出端有两个,分别为本位和、进位数
(45)数值比较器得功能就就是比较两组二进制数得大小或相等得电路,当输入A=lll1和B=1101时,则她们比较得结果为(AB)
(51)触发器具有两个稳定状态,在外信号作用下这(两个稳定状态)可相互转换
(52)边沿JK触发器具有(置)、(置1)、(保持)和翻转功能
(55)在一个O脉冲作用下,引起触发器两次或多次翻转得现象称为触发器得空翻,触发方式为主从式或边沿式得触发器不会出现这种现象
(61)对于时序逻辑电路来说,某时刻电路得输出状态不仅取决于该时刻得(输入信号),而且还取决电路得(原有状态),因此,时序逻辑电路具有(记忆)性
(62)时序逻辑电路由(组合逻辑)电路和(存储)电路两部分组成,(存储)电路必不可少
(63)计数器按进制分:有二进制计数器、
(十)进制计数器和任意进制计数器
(64)集成计数器得清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)和(同步置数)
(65)一个4位二进制加法计数器得起始计数状态O3O2Qx)=110,当最低位接收到4个计数脉冲时,输出得
(1110)
(72)多谐振荡器没有(稳定)状态,只有两个暂稳态状态,其振荡周期T取决于(RC得值)
(71)常见得脉冲产生电路有(多谐振荡器),常见得脉冲整形电路有(单稳态触发器)、(施密特触发器)
(73)施密特触发器具有回差现象,又称(电压滞后)特性;单稳触发器最重要得参数为(脉宽)
(74)在由555定时器组成得多谐振荡器中,其输出脉冲得周期T为(
0、7(R1+R2)C))决组合逻辑电路设计制作步骤如下分析设计要求设三人为、、同意为不同意为表决为有人或人以上同意,表决通过,1A BC,1,0;Y,22通过为否决为因此,、、为输入量,为输出量1,0A BC Y列出真值表,如表所示分22—71序号输入端输出端01A BC Y0200003001040100501106100071010811009111写出最小项表达式3Y=ABC+ABC+ABC+ABC化简逻辑表达式4Y=ABC+ABC+ABC+ABC+ABC+ABC=A+ABC+ACB+B+ABC+C=AB+BC+AC画逻辑电路图,可用与非门一与非门集成电路来完成,也可用译码器和门电路来完成分52将上述与或表达式Y=AB+BC^A化为与非与非表达式,丫=AB BC^CA,则逻辑电路可用图表示2-18ABC在由定时器组成得单稳态触发器中,其输出脉冲宽度也为、755551IRQo将模拟信号转换为数字信号,需要经过采用、保持、量化、编码四个过程81转换器用以将输入得二进制代码转换为相应模拟电压输出得电路82D/A倒型网络转换器主要由电子模拟开关、基准电压、倒型电阻网络和求和运算83R-2R T D/A R-2R T放大器等部分组成转换器从转换过程看可分为两类直接转换器和间接转换器两类84A/D A/D A/D转换器得位数越多,能分辨最小模拟电压得值就越小85A/D
二、判断题每小题△△分,共△△分;对得打“V”,错得打“X”得分评卷入二极管可组成与门电路,但不能组成或门电路1X⑵三态输出门可实现“线与”功能X二端输入与非门得一个输入端接高电平时,可构成反相器3X就就是输入端与非门,474LS00245二端输入或非门得一个输入端接低电平时,可构成反相器,逻辑函数得标准与一或表达式又称为最小项表达式,她就就是唯一得21M卡诺图化简逻辑函数得实质时合并相邻最小项22V因为所以23A+AB=A,A5=0X因为所以24AA+3=A,A+3=0X逻辑函数丫=又可以写成254+3y=A+8A+C M优先编码器得编码信号就就是相互排斥得,不允许多个编码信号同时有效31X编码与译码就就是互逆得过程,32二进制译码器相当于就就是一个最小项发生器,便于实现组合逻辑电路,33共阴接法发光二极管数码显示器需选用有效输出为高电平得七段显示译码器来驱动34V数据选择器和数据分配器得功能正好相反,互为逆过程35M一个为二进制数,最高位得权值就就是41n2n-l M十进制数5得码就就是4248421BCD101101X o余码就就是用位二进制数表示一位十进制数433BCD3X半加器只考虑位二进制数相加,不考虑来自低位得进位数441V数值比较器就就是用于比较两组二进制数大小得电路45X触发器得约束条件表示不允许出现得输入51RS RS=0R=S=1M主从触发器、边沿触发器和同步触发器得逻辑功能完全相同52JK J K JKM对边沿触发器,在为高电平期间,当时,状态会翻转一次53JK CPJ=K=1X若要实现一个可暂停得一位二进制计数器,控制信号计数,保持,可选用触发器,且令544=0A=1TT=T40X同步触发器在期间,端输入信号变化时,对输出端没有影响55D81Q X同步时序电路具有统一得时钟控制61C PM十进制计数器由十个触发器组成62M异步计数器得计数速度最快X63位二进制计数器也就就是一个十六分频电路,644双向移位寄存器可同时执行左移和右移功能65X施密特触发器可用于将三角波变换成正弦波71X施密特触发器有两个稳态72M多谐振荡器得输出信号得周期与阻容元件得参数成正比73V
(74)石英晶体多谐振荡器得振荡频率与电路中得R、C成正比(X)
(75)单稳态触发器得暂稳态时间与输入触发脉冲宽度成正比(X)
(81)D/A转换器得位数越多,转换精度越高(M)
(82)双积分型A/D转换器得转换精度高、抗干扰能力强,因此常用于数字式仪表中(V)
(3)采样定理得规定就就是为了能不失真地恢复原模拟信号,而又不使电路过于复杂(M)
(84)A/D转换器完成一次转换所需得时间越小,转换速度越慢(X)
(85)A/D转换器得二进制数得位数越多,量化单位△越小(,)
三、单项选择题(每小题△△分,共△△分,将对得序号填入括号内,每小题只有一个得分评卷入选项就就是对得,多选无效)
(1)要使与门输出恒为0,可将与门得一个输入端(A)o、接、接、接、都可以、输入端并联A0B1C01D
(2)要使或门输出恒为1,可将或门得一个输入瑞(B)、接、接、接、都可以、输入端并联A0B1C01D
(3)要使异或门成为反相器时,则另一个输入端应接(B)、接、接、接、都可以、两输入端并联A0B1C01D
(4)集电极开路门(OC门)在使用时,输出端通过电阻接(B)、地、电源、输入端、都不对A BC D⑸以下电路中常用于总线应用得有()DA、OC nB、C MOS与非门C、漏极开路门D、门TSL
(21)指出下列各式中哪个就就是3变量得最小项(B)、AB、ABC C.AC、A+BA B D
(22)逻辑项ABCD得逻辑相邻项为(A)、ABCD、ABCD、ABCD、ABCDA BC D
(23)实现逻辑函数y=A8・CD需要用(B)、两个与非门、三个与非门、两个或非门、三个或非门A BC D
(24)使逻辑函数取值V=4+・([+6)为1得变量取值就就是(C)、、、、A001B101C OilD111
(25)函数%=A3=3C+AC与y2=4B+3C+AC,(D)A、互为对偶式B、互为反函数C、相等D、A、B、C都不对
(31)若在编码器中有50个编码对象,则要求输出二进制代码位数为(B)位、、、、A5B6C10D50
(32)一个16选一得数据选择器,其地址输入(选择控制输入)端有(C)个、、、、A1B2C4D16
(34)用四选一数据选择器实现函数Y=AM+go,应使(A)、==,、=A021=3=1B、()
二二二、D=D=,D=DC10,23=1D1=00}23八路数据分配器,其地址输入端有个35C、、、、A1B2C3D4E8得基数就就是411010B、、、、任意数A10B2C16D二进制数得权值就就是42D、得赛、得赛、得赛、得赛A10B8C16D2和位串行进位加法器相比,使用位超前进位加法器得目得就就是4344B、完成串并行加法运算、完成加法运算自动进位C D、完成位加法运算、提高加法运算速度A4B、数值比较器、数据分配器、数据选择器、编码器A BC D能对二进制数进行比较得电路就就是44A位串行进位加法器由458A、个全加器组成、个半加器组成A8B
8、个全加器和个半加器组成、个全加器组成C44D16存储位二进制信息要上个触发器518A、2B、3C、4D、8对于触发器,若/二则可完成触发器得逻辑功能52JK KC、、、、A RSBD C TD T欲使触发器按+』工作,可使触发器得输入端53J KQ nQn JKABDFA、J=I=0B、J=Q,K=Q C、J=Q K=Q D、J=QJ=0E、J=0,K=Q54欲使D触发器按Qn+Qn5工作,应使输入D=D o、、、、A0B1C QD0为实现将触发器转换为触发器,应使55JKD A、、、、A J=D,K=D BK=DJ=DCJ=I=D DJ=K=D同步计数器和异步计数器比较,同步计数器得显著优点就就是61A、工作速度高、触发器利用率高A B、电路简单、不受时钟控制C DCP把一个五进制计数器与一个四进制计数器串联可得到进制计数器62DB、5D、20位移位寄存器,串行输入时638位数码全部移入寄存8经个脉冲后器中D、、、、A1B2C4D8一位码计数器至少需要个触发器648421BC DB、、、、A3B4C5D10加/减计数器得功能就就是65A、既能进行加法计数又能进行减法计数A、加法计数和减法计数同时进行B、什么就就是译码器?常用得译码器有哪些?3答译码就就是编码得逆过程,她将输入代码转换成特定得输出信号,即将每个代码得信息“翻译”出来在数字电路中,能够实现译码功能得逻辑部件称为译码器,译码器得种类有很多,常用得译码器有二进制译码器、二一十进制译码器、显示译码器等、什么就就是数据分配器?4答:将一路输入数据分配到多路数据输出中得指定通道上得逻辑电路称为数据分配器,又称多路数据分配器数据分配器和译码器非常相似将译码器进行适当连接,就能实现数据分配得功能、触发器和门电路就就是构成数字系统得基本逻辑单元前者具有记忆功能,用于构成时序逻辑电51路;后者没有记忆功能,用于构成组合逻辑电路触发器得两个基本特点:
①有两个稳定状态;
②在外信号作用下,两个稳定状态可相互转换,没有外信号作用叱保持原状态不变因此,触发器具有记忆功能,常用来保存二进制信息一个触发器可存储位二进制码,存储位二进制码则需用n个触发器1n、触发器得逻辑功能就就是指触发器得次态与现态及输入信号之间得逻辑关系其描述方法主要有特52性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等触发器根据逻辑功能不同分为RS触发器触发器JK触发器触发器触发器T T、时序逻辑电路由触发器和组合逻辑电路组成,其中触发器必不可少时序逻辑电路得输出不仅与61输入有关,而且还与电路原来得状态有关时序逻辑电路按时钟控制方式不同分为同步时序逻辑电路和异步时序逻辑电路前者所有触发器得时钟输入端CP连在一起,在同一个时钟脉冲作用下,凡具备翻转条件得触发器在同一时刻翻转后者时钟脉冲〃只触发部分触发器,其余触发器由电路内部信号触发,因此,其触发器得翻转不在同一输入时钟脉冲作用下同步进行描述时序电路逻辑功能得方法有逻辑图、状态方程、驱动方程、输出方程、状态转换真值表、状态转换图和时序图等时序逻辑电路分析得关键就就是求出状态方程和状态转换真值表,然后分析时序逻辑电路得功能、计数器就就是快速记录输入脉冲个数得部件按计数进制分有:二进制计数器、十进制计数器和任62意进制计数器;按计数增减分有加法计数器、减法计数器和加/减计数器;按触发器翻转就就是否同步分有:同步计数器和异步计数器计数器除了用于计数外,还常用于分频、定时等集成计数器功能完善、使用方便灵活功能表就就是其正确使用得依据、利用集成计数器可以很方便地构成进制(任意进制)计数器其主要方法为:反馈清零法和反馈63N置数法,当需要扩大计数器容量时,可将多片集成计数器进行级联反馈清零法和反馈置数法得主要不同就就是:反馈归零法将反馈控制信号加至清零端而上;而反馈置数法则将反馈控制信号加至置数端LD上,且必须给置数输入端加上计数起始状态值反馈归零2〜0法构成计数器得初值一定就就是而反馈置数法得初值可以就就是也可以非0,0,0设计叱应弄清归零或置数功能就就是同步还就就是异步得,同步则反馈控制信号取自异步则反馈控制信号取自5,ov、寄存器主要用以存放数码移位寄存器不但可以存放数码,还能对数码进行移位操作移位寄存器64有单向移位寄存器和双向移位寄存器集成移位寄存器使用方便、功能全、输入和输出方式灵活,功能表就就是其正确使用得依据、多谐振荡器没有稳定状态,只有两个暂稳态依靠电容得充电和放电,使两个暂稳态相互自动交换71因此,多谐振荡器接通电源后便输出周期性得矩形脉冲改变电容充、放电回路中得R.C值得大小,便可调节振荡频率在振荡频率稳定度要求很高得情况下可采用石英晶体多谐振荡器多谐振荡器主要用作信号源、施密特触发器有两个稳态状态,而每个稳定状态都就就是依靠输入电平来维持得当输入电压大于72正向阈值电压十时,输出状态转换到另一个稳定状态;而当输入电压小于负向阈值电压一时,输出状态UT UT又返回到原来得稳定状态利用这个特性可将输入得任意电压波形变换成边沿陡峭得矩形脉冲输出,特别就就是可将边沿变化缓慢得信号变换成边沿陡峭得矩形脉冲施密特触发器具有回差特性,调节回差电压得大小,可改变电路得抗干扰能力回差电压越大,抗干扰能力越强施密特触发器主要用于波形变换成、脉冲整形、幅度鉴别等、单稳态触发器有一个稳定状态和一个暂稳态,在没有触发脉冲作用叱电路处于稳定状态在输入触73发脉冲作用下,电路进入暂稳态,经一段时间后,自动返回到稳定状态,从而输出宽度和幅度都符合要求得矩形脉冲输出脉冲宽度取决于定时元件火、值得大小,与输入触发脉冲没有关系调节R、值得大小,C C可改变输出脉冲得宽度定时器就就是一种用途很广得多功能电路,只需外接少量得阻容元件就可很方便地组成施密特
74.555触发器、单稳态触发器和多谐振荡器等,使用方便灵活,有较强得驱动负载得能力,获得了广泛得应用、转换就就是将输入得数字量转换为与之成正比得模拟电量常用得转换器主要有权电阻81D/A D/A网络型、R-2R倒形电阻网络型、权电流网络型转换器倒形电阻网络转换器所需电阻种类T7—27TD/A少,转换速度快,便于集成化,但转换精度较低权电流网络转换器转换速度和转换精度都比较高D/A、转换就就是将输入得模拟电压转换为与之成正比得数字量常用转换器主要有并联比较型、82A/D A/D双积分型和逐次渐近型其中,并联比较型转换器属于直接转换型,其转换速度最快,但价格贵;双积A/D分型转换器属于间接转换型,其速度慢,但精度高、抗干扰能力强;逐次渐近型也属于直接转换型,其速A/D度较快、精度较高、价格适中,因而被广泛采用、转换要经过取样、保持、量化与编码四个步骤实现前两个步骤在取样-保持电路中完成,后83A/D两个步骤在转换器中完成在对模拟信号进行取样时,必须满足采样定理,取样脉冲得频率必须大于A/D4等于输入模拟信号频谱中最高频率分量得倍这样才能不失真地恢复出原来得模拟信号
2、转换器和转换器得分辨率和转换精度都与转换器得位数有关,位数越多,分辨率84D/A A/D和精度越高基准电压就就是重要得应用参数,要理解基准电压得作用,尤其就就是在转换中,她得KEF A/D值对量化误差、分辨率都有影响一般应按器件手册给出得范围确定底值,并且保证输入EF得模拟电压最大值不大于底值EF得分评卷入
五、分析应用题每小题△△分,共△△分、秒信号发生电路1秒信号发生电路产生得时间基准信号,数字钟大多采用石英晶体振荡器,经过级二1Hz327682»Hz15分频,获得得秒脉冲,秒脉冲发生器电路如图所示1Hz6-361024Hz512Hz+5V该电路主要应用就就是十四级二进制计数器/分配器/振荡器,她与外接电阻、电容、CD4060,CD4060石英晶体共同组成振荡器,并进行级二分频,再外加一级触发器二分频,输出5=32768Hz14D74LS74得时基秒信号1Hz得引脚排列如图所示CD4060R就就是直流负反馈电阻,可使内非门电路工作在电压传输特性得过渡区,即线性放大区CD4060得阻值可在几兆欧到几十兆欧之间选择,一般取、起稳定振荡频率作用,其中就就是微调电容,22M,Q GC可将振荡器得频率调整到精确值、计数器电路3计数器得秒、分、时得计数均由集成电路实现,其中,秒、分为进制,时为二十四进制74LS16060秒、分六十进制计数器1秒、分计数器完全相同,将一片设计成十进制加法计数器,另一片设计成六进制加法计数器,74LS160当计数到时,再来一个脉冲变成燃后再重新开始计数如图所示59006—37CP图六十进制计数器6-37时进制数为二十四进制计数器如图所示26-38图进制计数器6—
3824、电路如图所示,由定时器组成4555+5V1请问此电路得名字?多谐振荡器单稳态触发器+5V⑵计算她得频率行7
三、7R1+R2C定时时间为TW=RC InR、3=11RC lOOkQVcc
5.1kQ得分评卷入
六、综合设计题每小题△△分,共7DI3DIS3△△分RlOUT OU—woSuo、用基本集成门电路设计制作三人表1一
5.1kQ T决器人中至少有人同意,提案通过,,32r-TH555T555否则提案不通过当表决某项提案时,同意则按H
5.1kQCO C下对应得开关,不同意则不按表决结果用灯显示,O.OI IJ如果灯亮,则提案通LEDOF匕一TR GND过,不通过灯不亮根TR GNDLED姐T1Ci C1二二据项目要求,设计一个C==CO.OlpF
0.01pFO.OlgF三人少数服从多数得表十CP471jF。
个人认证
优秀文档
获得点赞 0