还剩19页未读,继续阅读
本资源只提供10页预览,全部文档请下载后查看!喜欢就下载吧,查找使用更方便
文本内容:
数字电子技术测试题与答案
一、单选题共题,每题分,共分60160由集成定时器构成的单稳态触发器,加大定时电容则
1.555C,、增大输出脉冲的幅度A、减小输出脉冲的幅度B、增大输出脉冲的宽度C、减小输出脉冲的宽度D正确答案C答案解析单稳态触发器的输出脉冲宽度计算公式为」二其中\\t w}
1.1RC\,R\为外接电阻,为定时电容当加大定时电容\时,根据公式可知输出脉\C\C\冲宽度\会增大而输出脉冲的幅度与电源电压等有关,与定时电容\t_{w}\C\大小无关所以加大定时电容会增大输出脉冲的宽度,答案选[、]\C\C.全部最小项之和为?
2、A
0、B1正确答案B.译码器的输入地址线为根,那么输出线为多少根
34、A
8、B
12、C
16、D20正确答案C答案解析译码器输入地址线为根时,输出线为根当输入地址线为根n274时,根,所以输出线为根,应选2N=1616Co触发器不具备的功能是
4.RS、保持A、置B
1、置C
0、翻转D正确答案D答案解析触发器有保持、置、置功能保持功能是当两个输入都为无RS10效电平时,触发器保持原来状态;置功能是通过特定输入组合
1、同步,异步A、上升沿,下降沿B、高电平,低电平C、加法,减法D正确答案D.逻辑图和输入的波形如图所示,分析在瞬间输出为37A,B tlF、A
1、B0任意G正确答案B.构成一个能存储五位二值代码的寄存器至少需要个触发器
38、A
4、B
5、C
3、D2正确答案B表示任意两位十进制数,需要位二进制数
39.、A
6、B
7、C
8、D9正确答案B答案解析因为二二两位十进制数最大为\2128\,\2%64\,\99\,所以表示任意两位十进制数需要\位以上二进制数,答案选\64\lt99\lt128\,7\B单稳态触发器的暂稳态持续时间的长短取决于
40.、触发脉冲的幅度A、触发脉冲的宽度B、电路本身的参数C正确答案C答案解析单稳态触发器的暂稳态持续时间取决于电路本身的参数,如定时电阻和定时电容的大小等,与触发脉冲的宽度和幅度无关.具有“有出、全出功能的逻辑门是411001”
0、与非门A、同或门B、或非门C、异或门D正确答案C答案解析或非门是数字逻辑中实现逻辑或非的逻辑门,其逻辑功能为“有1出、全出与非门是“有出、全出;异或门是“相同出、不001”0110”0同出;同或门是“相同出、不同出1”10”形电阻网络转换器是由组成
42.T D/A、形电阻网络和集成运算放大器A T、形电阻网络和触发器B T、形电阻网络和振荡器C T正确答案A答案解析形电阻网络转换器主要由形电阻网络和集成运算放大器组成T D/A T形电阻网络用于产生与输入数字量对应的模拟电流,集成运算放大器则将该模T拟电流转换为模拟电压输出触发器主要用于数字电路中的存储和控制等功能,与形电阻网络转换器的核心功能不相关振荡器用于产生周期性的信号,T D/A也不是形电阻网络转换器的组成部分T D/A根据异或逻辑的定义,下列选项正确的是?
43.、A0㊉0=
1、仁B0㊉
0、C1©1=
1、二D A㊉0A正确答案D.用四位数值比较器对两个四位二进制数进行比较,应先比较两个数4474LS85的、最低位A、最高位B、次鬲位C正确答案B答案解析先比较两个数的最高位因为对于四位数值比较器来说,比74LS85较两个四位二进制数的大小时,从最高位开始比较,如果最高位不同,就能直接确定两个数的大小关系;只有当最高位相等时,才继续比较次高位,依次类推所以先比较的是最高位以下哪个编码不能是二-十进制译码器的输入编码
45.、A
1001、B
1010、C
0011、D0000正确答案B答案解析二-十进制译码器的输入编码是代表十进制数0000-1001,超出了这个范围,不能作为二-十进制译码器的输入编码0-
91010.一个触发器可记录一位二进制代码,它有个稳态
46、A
1、B
0、C
2、D3正确答案C答案解析触发器有两个稳态,分别表示和可记录一位二进制代码01,在八进制计数系统中每个变量的取值为
47.、和A
01、B0—
7、C0—
10、D0—16正确答案B答案解析八进制计数系统中每个变量的取值为所以答案选它涵盖了0-7B,八进制的所有可能取值.仅当全部输入均为时,输出才为否则输出为该逻辑关系称为4800,1,、与A、或B、异或C正确答案B个变量函数的最小项是
49.n、个变量的积项,它包含全部个变量A nn、个变量的荷香,它包含个变量B nn、每个变量都以原、反变量的形式出现,且仅出现一次C、个变量的和项,它不包含全部变量D N正确答案C答案解析最小项是个变量的积项,每个变量都以原、反变量的形式出现,n且仅出现一次,它包含全部个变量选项说大于个变量的积项错误;选n An B项表述“荷香”错误;选项说不包含全部变量错误D译码器的输入量是
50.
0、十进制A、二进制B、十六进制C、八进制D正确答案B答案解析译码器是将二进制代码翻译成特定信号输出的电路,其输入量是二进制代码八进制、十进制、十六进制通常不是直接作为译码器的输入量.模/数转换器的工作过程包括、保持、量化和编码
51、触发A、取样B、计数C正确答案B答案解析模/数转换器的工作过程首先是对输入的模拟信号进行取样,将连续的模拟信号离散化,然后进行保持,使取样后的信号在后续处理过程中保持稳定,接着对保持后的信号进行量化,将其转换为数字量的形式,最后进行编码,将量化后的结果用二进制代码表示出来所以工作过程包括取样、保持、量化和编码采用共阴极数码管若显示码数是译码器输出端应为
52.6,、二二二二二千二二A ab c d e1,g
0、二二二二千二二B a cd e g0,b—
0、C a—c—d~e—f—g—1,b—
0、以上各项都不是D正确答案C答案解析共阴极数码管显示时,译码器输出、、、、、为高电平6acdef g1,为低电平所以选项正确b0,C下列各型号中属于优先编码器是
53.
0、A74LS
85、B74LS
138、C74LS
148、D74LS48正确答案C答案解析是线-线优先编码器,是位数值比较器,74LS1488374LS85474LS138是线-线译码器,是七段显示译码器,所以属于优先编码器的是3874LS4874LS
148.三变量的逻辑函数,其中最小项的编号是?
54、A m
2、B m3正确答案B.将十进制数转换成八进制数是
55、A
20、B
23、C
21、D22正确答案D触发器,在时,加上时钟脉冲,则触发器
56.T T=
1、保持原态A、置B、置C
1、翻转D正确答案D答案解析当触发器的二时,每来一个时钟脉冲,触发器就会翻转一次T T1即原来为则变为原来为则变为01,10任意两个最小项之积为?
57.、A
0、B1正确答案A答案解析最小项是逻辑函数中的一种特殊形式,任意两个不同的最小项之积恒为而不是大于或大于,所以答案是0,01A.下列等式成立的是
580、二A A㊉1A、B A©O=A、C A+AB=A、D A+AB=B正确答案c答案解析对于选项二所以选项错误对于选项二「A,A㊉1r A,A B,AOO A,所以选项错误对于选项所以选项正确对于选B C,A+AB=A1+B=A,C项所以选项错D,A+AB=A1+B=A,D、口天7o编码器的逻辑功能是将
59.、输入的高、低电平编成对应输出的高、低电平A、输入的二进制代码编成对应输出的高、低电平B、输入的高、低电平编成对应输出的二进制代码C、输入的二进制代码编成对应输出的二进制代码D正确答案C答案解析编码器的逻辑功能是将输入的高、低电平编成对应输出的二进制代码它可以将不同状态的输入信号转换为相应的二进制编码输出,以便于后续的数字系统处理和传输等选项说将输入高、低电平编成对应输出高、低电平,A这不是编码器的功能;选项说将输入二进制代码编成对应输出高、低电平,B这是译码器的功能;选项说将输入二进制代码编成对应输出二进制代码,不D符合编码器功能特点以下表达式中符合逻辑运算法则的是
60.、二A C•C C
2、B1+1=
10、C
01、D A+1=1正确答案D
二、多选题共题,每题分,共分
515.逻辑函数的最简规则是:
1、乘积项最少A、每个乘积项里的因子最少B正确答案AB答案解析逻辑函数最简规则就是要使乘积项的数量尽可能少,同时每个乘积项中的因子数量也尽可能少选项体现了乘积项最少这一要点,选项体现了A B每个乘积项里因子最少这一要点集成逻辑门电路的优点有哪些
2.、体积小,重量轻,可靠性相对较高A、寿命长,功耗小B、成本低,工作速度高C、既能实现输入与输出的逻辑运算又能实现数值计算D正确答案ABC答案解析集成逻辑门电路具有体积小、重量轻、可靠性相对较高的优点,这使得它们在电子设备中可以更方便地安装和使用,减少了设备的体积和重量,同时提高了运行的稳定性;具有寿命长、功耗小的特点,能够长时间稳定工作,并且消耗较少的电能,降低了能源损耗和使用成本;成本低、工作速度高,使得大规模集成成为可能,在降低生产成本的同时提高了电路的工作效率而集成逻辑门电路主要用于实现逻辑运算,不能实现数值计算,所以选项错误D触发器具有()功能
3.D、保持A、翻转B、置C
0、置D1正确答案CD.集成逻辑门电路按制作工艺和工作机理分类,可分为
4、A TTL、B ECL、C CMOS、D PNP正确答案ABC答案解析集成逻辑门电路按制作工艺和工作机理分类,主要分为(晶体管TTL-晶体管逻辑电路)、(射极耦合逻辑电路)、(互补金属氧化物半ECL CMOS导体逻辑电路)这几种类型而是三极管的一种类型,不属于集成逻辑门PNP电路按制作工艺和工作机理的分类范畴集成电路使用注意事项
5.TTL、输入端外接电阻需慎重A、输出端不允许并联使用B、严禁带电作业C、多余输入端接欧欧电阻或直接接电源获得低电平输入D2k-10k、多余输入端接欧-欧电阻或直接接电源获得高电平输入E2k10k正确答案ABCE答案解析选项集成电路输入端外接电阻会影响其输入特性,需慎重考A TTL虑,该选项正确选项输出端并联使用可能导致逻辑混乱、电流过大等问题,B不允许并联使用,该选项正确选项带电作业容易损坏集成电路,严禁带电C作业,该选项正确选项多余输入端应接高电平,接欧-欧电阻或D2k10k直接接电源获得高电平输入,该选项错误选项多余输入端接欧-欧电阻或直接接电源获得高电平输入,该选项E2k10k正确
三、判断题(共题,每题分,共分)37137基本的触发器具有“空翻”现象
1.RS、正确A、错误B正确答案B定时器置端不用时一般与地相连
2.
5550、正确A、错误B正确答案B余码是用位二进制数表示位十进制数
3.3BCD
31、正确A、错误B正确答案B.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效
4、正确A、错误B正确答案B.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器5来驱动、正确A、错误B正确答案A.数字电路中和分别表示两种状态,二者无大小之分6“1”“0”、正确A、错误B正确答案A.译码器哪个输出信号有效取决于译码器的地址输入信号
7、正确A、错误B正确答案A十进制计数器由十个触发器组成
8.、正确A、错误B正确答案B一个触发器可以存放位二进制数,它没有记忆功能
9.
1、正确A、错误B正确答案A.输入位二进制代码的二进制译码器应有个输入端,共输出个最小项
10388、正确A、错误B正确答案B.只有进制计数器才能用反馈归零法或反馈置数法构成任意进制计数器
1110、正确A、错误B正确答案B.十进制数整数转换为二进制数的方法是采用“除取余法”
122、正确A、错误B正确答案A.红绿灯属于显示译码器
13、正确A、错误B正确答案A因为逻辑表达式是成立的,所以等式两边同时减去()
14.A+A+B=B+A+B A+B,得二也是成立的A B、正确A、错误B正确答案B具有移位功能的寄存器称为一移位寄存器二它又可分为一左移位寄存器右
15.移位寄存器—和一双位移位寄存器、正确A、错误B正确答案A十进制小数转换成二进制时采用乘取整法
16.
2、正确A、错误B正确答案A.八进制数()比十进制数()小
171881810、正确A、错误B正确答案A.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码
18、正确A、错误B正确答案A编码电路的输入量一定是人们熟悉的十进制数
19.、正确A、错误B正确答案B由触发器组成的电路是时序逻辑电路
20.、正确A、错误B正确答案A因为逻辑表达式所以二
21.A+AB=A,B l、正确A、错误B使输出为高电平置功能是通过特定输入组合使输出为低电平而翻转功1;00能不是触发器具备的基本功能RS
5.A+BC=o、A A+B、B A+C、C A+B A+C、D B+C正确答案C欲使一路数据分配到多路装置应选用带使能端的
6.、编码器A、比较器B、选择器C、译码器D正确答案D答案解析译码器是将输入的二进制代码翻译成对应的输出信号,可用于将一路数据分配到多路装置编码器是将输入信号编码成特定的代码输出;选择器是根据控制信号从多个输入中选择一个输出;比较器是比较两个输入信号的大小等关系,均不符合将一路数据分配到多路装置的功能在逻辑函数的卡诺图化简中,若被合并的最小项数越多画的圈越大,则说
7.明化简后、实现该功能的门电路少;A、乘积项个数越少;B、该乘积项含因子少C正确答案A线优先编码器允许同时输入路编码信号
8.10-
4、A
1、多B、C
10、D9正确答案C.石英晶体多谐振荡器其振荡频率与电路中的
90、电容有关系A、电阻和电容无关B正确答案B二进制数整数最低位的权值为
22.
20、正确A、错误B正确答案B利用集成计数器芯片的预置数功能可获得任意进制的计数器
23.、正确A、错误B正确答案A时序电路不含有记忆功能的器件
24.、正确A、错误B正确答案B定时器可以构成多谐振荡器、单稳态触发器、施密特触发器、正确
25.555A、错误B正确答案A实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫数据分
26.配器、正确A、错误B正确答案A已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计
27.、正确A、错误B正确答案A逻辑函数的化简是为了使表达式简化而与硬件电路无关
28.、正确A、错误B正确答案B二进制数转换为十进制数的方法是各位加权系数之和
29.、正确A、错误B正确答案A当选用共阴极时,应配置输出高电平有效的七段显示译码器
30.LED、正确A、错误B正确答案A.寄存器、计数器都属于组合电路;编码器、译码器属于时序电路
31、正确A、错误B正确答案B.二进制译码器有效电平为高电平,也可以是低电平
32、正确A、错误B正确答案A.计数器除了能对输入脉冲进行计数,还能作为分频器用
33、正确A、错误B正确答案A同步时序电路具有统一的时钟控制
34.CP、正确A、错误B正确答案A方波的占空比为
35.
0.5o、正确A、错误B正确答案A集成计数器通常都具有自启动能力
36.、正确A、错误B正确答案A数字电路按逻辑功能分类为组合逻辑电路和时序逻辑电路
37.、正确A、错误B正确答案A、电阻有关系C、电阻和电容有关系D正确答案B答案解析石英晶体多谐振荡器的振荡频率主要取决于石英晶体的固有谐振频率,与电路中的电阻和电容无关石英晶体具有非常稳定的谐振特性,能够为振荡器提供稳定的振荡频率基准下列部件中,不可用定时器完成的是()
10.
555、多谐振荡器A、单稳态触发器B、译码器C、施密特触发器D正确答案C答案解析定时器可以构成施密特触发器、多谐振荡器和单稳态触发器施555密特触发器可用于波形整形等;多谐振荡器能产生矩形波信号;单稳态触发器用于产生固定宽度的脉冲而译码器是数字电路中用于将输入的二进制代码翻译成特定输出信号的电路,定时器不具备译码功能555定时器构成的单稳态触发器输出脉宽为().
11.555tw、A
1.3RC、B
1.1RC、C
0.7RC、D RC正确答案B答案解析单稳态触发器输出脉宽\()所以答案选t_w\approx
1.1RC\,[B]o.逐次逼近型转换器转换开始时,首先应将()12A/D、移位寄存器最高位置A
1、移位寄存器的最低位置B
1、移位寄存器的所有位均置C1正确答案A答案解析逐次逼近型转换器转换开始时,首先应将移位寄存器最高位置A/D K因为逐次逼近型转换器是从最高位开始逐位比较来确定转换结果的,所以A/D先将最高位置进行试探1一位十六进制数可以用()位二进制数来表示
13.、A
1、B
2、C
4、D16正确答案C答案解析十六进制数与二进制数的转换关系是一位十六进制数可以用位4二进制数来表示例如,十六进制数的对应二进制数的十六进制数的00000,1对应二进制数的以此类推,直到十六进制数的对应二进制数的所0001,F1111以一位十六进制数可以用位二进制数来表示.某数/模转换器的输入为4148位二进制数字信号(D7〜D0),输出为(T
25.5V的模拟电压若数字信号的最低位是其余各位是,则输出的模拟电压为()“1”“0”、A
0.01V、B
0.1V、C
0.001V正确答案B.脉冲信号的幅度是()15A、脉冲信号变化的最大值A、脉冲信号变化的最小值B、脉冲信号变化的中间值C正确答案A答案解析脉冲信号的幅度通常定义为脉冲信号变化的最大值,即大于脉冲A信号变化的最大值所以答案选[、]A o要使触发器的状态由转为所加激励信号应为()
16.JK01,JK、A X
0、B1X、C0X、D X1正确答案B力口/减计数器的功能是()
17.、既能进行加法计数又能进行减法计数A、既能进行二进制计数又能进行十进制计数B、既能进行同步计数又能进行异步计数C、加法计数和减法计数同时进行D正确答案D.逻辑表达式二18A+B-A+C、AAB+AC、B A+BCC B+AC、C+AB正确答案B.五十三;已知某电路的真值表如下,该电路的逻辑表达式为
19、二A Y C、二B Y ABC、C Y=AB+C、D Y=BC+C正确答案C答案解析首先分析真值表虽然题目未给出具体真值表,但可通过选项推理
1.-对于选项二其逻辑关系过于简单,仅取A\YC\,决于\无法与一般的复杂逻辑关系对应,所以选项不符合-对于选项C\,A B二意味着只有当、、都为时\才为这种逻辑关\YABC\,\A\\B\\C\\1\Y\\1\,系相对单一,不太可能涵盖多种逻辑情况,所以选项不符合-对于选项B C\Y=AB+C\o-当即\且、时,无论\为何值,-当AB=1\A=1\B:1\C\\Y=1\时,的值取决于二AB=0\\Y\\C\,\C则\丫二则\这种逻辑关系较为复杂且能涵盖多种可能的输1\1\,\C=0\Y=0\o入组合情况,符合一般逻辑电路的常见形式-对于选项与选项类似,逻辑关系简单,不符合D\Y=BC+C=CB+1=C\,A要求-综上所述,正确答案是C“或”运算的特点是
20.A、输入有“0”,输出必为1”、输入有,输出必为B“1”1”、输入全,输出必为C“0”“1”、输入全,输出必为D“1”“1”正确答案B答案解析“或”运算的特点是只要输入中有一个为,输出就为选项“1”“1”A中输入有输出不一定为;选项输入全输出为;选项输入全“0”“1”C“0”“0”D“1”输出为,但相比之下选项更能准确概括“或”运算只要有输出必为“1”B“1”“1”的特点四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,
21.需经过个时钟脉冲、A
3、B
4、C
5、D6正确答案B答案解析四位移位寄存器要将四位数码全部从串行输出端输出,首先要将四位数码并行输入到寄存器中,这需要个时钟脉冲然后从串行输出端逐位输1出这四位数码,每输出一位需要个时钟脉冲,总共四位就需要个时钟脉冲14所以一共需要二个时钟脉冲,大于所以答案选1+4554,[B]编码器的输出量是
22.、八进制A、十六进制B、二进制C、十进制D正确答案C答案解析编码器是将信号如比特流或数据进行编制、转换为可用以通讯、传输和存储的信号形式的设备其输出量通常是二进制形式,便于数字系统处理和传输寄存器与计数器的主要区别是
23.、寄存器具有记忆功能,而计数器没有A、寄存器与计数器都能存数和计数B、寄存器只能存数,不能计数,计数器不仅能连续计数,也能存数C、寄存器只能存数,计数器只能计数,不能存数D正确答案C答案解析寄存器主要用于存储数据,具有记忆功能,一般不能直接进行计数操作计数器则主要用于计数,能够按照一定的规则对输入信号进行累加计数,同时也具备一定的存数功能,比如可以存储当前的计数值等所以寄存器只能存数,不能计数,计数器不仅能连续计数,也能存数.同步时序电路和异步时序电路比较,其差异在于后者()
24、有统一的时钟脉冲控制A、没有统一的时钟脉冲控制B、没有稳定状态C、输出只与内部状态有关D正确答案B答案解析同步时序电路有统一的时钟脉冲控制,而异步时序电路没有统一的时钟脉冲控制,各触发器的时钟脉冲输入端可以有不同的连接方式,这是两者的主要差异选项错误;异步时序电路也有稳定状态,选项错误;异步时A C序电路输出不仅与内部状态有关,还与输入信号和电路的延迟等因素有关,选项错误D.所示电路为由定时器构成的()
25555、多谐振荡器A、单稳态触发器B、施密特触发器C正确答案C个触发器构成的计数器最多有()个有效状态
26.
4、A
4、B
8、C
10、D16正确答案D答案解析触发器具有两个稳定状态,个触发器构成的计数器的有效状态数为n个这里有个触发器,所以个触发器构成的计数器最多有个242Y=16,416有效状态,而题目问的是最多有多少个有效状态大于某个数,大于选项中的
16、、所以答案选[、]>1084,D16个触发器可以构成能寄存位二进制数码的寄存器
27.N、A2N、B N-
1、C N+
1、D N正确答案D.组合逻辑电路的设计是指
28、已知逻辑要求,求解逻辑表达式并画逻辑图的过程A、已知逻辑要求,列真值表的过程B、已知逻辑图,求解逻辑功能的过程C正确答案A答案解析组合逻辑电路的设计就是根据已知的逻辑要求,通过一定的方法求出逻辑表达式,然后根据逻辑表达式画出逻辑图,选项准确描述了这一过程;A选项列真值表只是设计过程中的一个步骤;选项已知逻辑图求解逻辑功能是B C组合逻辑电路分析的内容,而不是设计组合逻辑电路设计的核心就是从逻辑要求出发得出逻辑表达式并画出逻辑图,所以答案是A.具有:置、置、保持和翻转功能的触发器是
2901、触发器A JK、触发器B SR、触发器C D、触发器D T正确答案A答案解析触发器的特性方程为二当、时,二即具有JK Q*JQ+KQ,411Q*Q,翻转功能;当、时,二即具有保持功能;当、时,二即具40KR Q*Q,410Q*1,有置功能;当、时,二即具有置功能而触发器存在约束1JR K=1Q*0,0SR条件;触发器只有置和置功能;触发器只有保持和翻转功能D01T二进制数转换为十进制数后为
30.
10101、A
15、B
25、C
21、D13正确答案C答案解析二进制数转换为十进制数的方法是按权展开相加二进制数转10101换为十进制数为\1\t imes24+0\times23+1\t imes22+0\t二所以答案选二进制数转换十进制数是通imes21+1\times2^0=16+4+121\,Co过每个数位乘以的相应次赛再相加得到的这里从右到左依次是
八、、2\20\\21\、、等,对应数位上是就乘以相应次赛,是就不参与相加\2”\\2-3\\2-4\
10.要实现进制计数,至少需要块316074LS
161、A
1、B
2、C60正确答案B答案解析是位二进制同步计数器块级联可以实现74LS1614274LS161进制计数,足够实现进制计数块只能实现进制16X16=25660174LS16116计数,所以至少需要块2的等值十进制数是
32.
8016、A
140、B
214、C
1000、D1100正确答案A属于
33.TTL、双极型晶体管构成对集成电路A、单极型场效应管构成对集成电路B正确答案A答案解析集成电路是由双极型晶体管构成的集成电路,它具有速度快、驱TTL动能力强等特点单极型场效应管构成的集成电路一般是集成电路等,与M0S不同TTL.触发器具有个稳定状态
34、A
3、B
2、C1正确答案B.与非门构成的基本触发器的输入时,其输出状态为35RS S=0,R=0o、二A Qn,Q
0、二B Q=1,Q
1、二二C Q0,Q
1、D Q=0,Q=0正确答案B.时序逻辑电路按照其触发器是否有统一的时钟控制,分为时序逻辑电路和36时序逻辑电路。
个人认证
优秀文档
获得点赞 0